ZHCSWL8A June 2024 – November 2024 DAC80516
PRODUCTION DATA
請(qǐng)參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
每個(gè) DAC 通道的更新模式由 DAC 同步設(shè)置確定,而該設(shè)置是通過(guò)向 SYNC_EN 寄存器寫(xiě)入相應(yīng)的值來(lái)針對(duì)每個(gè) DAC 進(jìn)行配置的。在異步模式下,對(duì) DAC 緩沖器數(shù)據(jù)寄存器執(zhí)行寫(xiě)入操作會(huì)立即在 CS 上升沿更新 DAC 有效寄存器。在同步模式下,對(duì) DAC 緩沖器數(shù)據(jù)寄存器執(zhí)行寫(xiě)入操作不會(huì)自動(dòng)更新 DAC 有效寄存器,而是在生成 DAC 觸發(fā)信號(hào)后才會(huì)發(fā)生更新。為了生成 DAC 觸發(fā)信號(hào),可以將 LDAC 引腳拉至低電平,這會(huì)同時(shí)更新在同步模式下運(yùn)行的所有 DAC 輸出通道的有效寄存器。LDAC 引腳不會(huì)影響已在 SYNC_EN 寄存器中配置為異步模式的通道的有效寄存器;但是,只要 LDAC 引腳保持在邏輯低電平,所有其他通道(在 SYNC_EN 寄存器中配置為同步模式)就會(huì)以異步模式運(yùn)行。也可以通過(guò)軟件向觸發(fā)寄存器中相應(yīng)的 LDAC_OUTn 位寫(xiě)入值來(lái)生成 DAC 觸發(fā)信號(hào)。軟件觸發(fā)器一次更新兩個(gè) DAC 通道的有效寄存器;觸發(fā)寄存器中的每個(gè)位對(duì)應(yīng)一對(duì)輸出通道,將一個(gè)位設(shè)為 1 可同時(shí)更新兩個(gè)相應(yīng)通道。