ZHCSWL8A June 2024 – November 2024 DAC80516
PRODUCTION DATA
請(qǐng)參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
該 DAC 產(chǎn)生與 16 位輸入數(shù)據(jù)代碼成比例的輸出電壓。對(duì)于所有輸出范圍,輸入數(shù)據(jù)均以直接二進(jìn)制格式寫入 DAC 數(shù)據(jù)寄存器。通過向 DAC_增益寄存器寫入值,用戶可以將最大滿量程 DAC 輸出電壓配置為 1 × VREF 或 2 × VREF(最大 5V),其中 VREF 是內(nèi)部或外部基準(zhǔn)輸入電壓。節(jié) 7.1.5 顯示了可以為 QUAD0(OUT0 至 OUT3)、QUAD1(OUT4 至 OUT7)、QUAD2(OUT8 至 OUT11)和 QUAD3(OUT12 至 OUT15)配置增益設(shè)置;一個(gè) QUAD 組中的所有 DAC 通道共享相同的增益設(shè)置。
寫入 DAC 數(shù)據(jù)寄存器的數(shù)據(jù)最初存儲(chǔ)在 DAC 緩沖寄存器中。將 DAC 緩沖寄存器中的數(shù)據(jù)傳輸?shù)?DAC 有效寄存器可以配置為立即發(fā)生(異步模式)或由 DAC 觸發(fā)信號(hào)啟動(dòng)(同步模式)。更新 DAC 有效寄存器后,DAC 輸出通道將更改為新值。
通過設(shè)置 DAC_BCAST_EN 寄存器中相應(yīng)的 BCAST_EN 位,可將每個(gè) DAC 配置為在廣播模式下運(yùn)行。將一個(gè)值寫入 BCAST_DAC_數(shù)據(jù)寄存器時(shí),這個(gè)值會(huì)自動(dòng)存儲(chǔ)到廣播模式下運(yùn)行的所有 DAC 的緩沖器和有效數(shù)據(jù)寄存器中。
此外,每個(gè) DAC 都有一個(gè)短路檢測(cè)電路。DAC_狀態(tài)寄存器會(huì)顯示哪些 DAC 通道目前處于短路狀態(tài)。全局狀態(tài)位(狀態(tài)寄存器中的 GDAC_SC_STS)的值是所有 DAC_狀態(tài)位的邏輯“或”運(yùn)算結(jié)果,可用于確定是否至少有一個(gè)通道處于短路狀態(tài)。