ZHCSQC0C June 2022 – April 2025 ADC12DJ5200-SP
PRODUCTION DATA
后臺校準模式支持 ADC 持續(xù)運行,且不會中斷數據。通過激活已校準的額外 ADC 內核,然后接管之前其他任一有源 ADC 內核的運行,而使此項運行能持續(xù)。當 ADC 內核脫機時,對 ADC 進行校準,然后可以轉而校準下一個 ADC。這一過程會持續(xù)運行,確保無論系統(tǒng)工作條件如何變化,ADC 內核都能始終提供出色的性能。由于額外的有效 ADC 內核,與前臺校準模式相比,后臺校準模式的功耗增加。低功耗后臺校準 (LPBG) 模式 部分所述的低功耗后臺校準 (LPBG) 模式提供了與標準后臺校準模式相比更低的平均功耗。可以通過設置 CAL_BG 來啟用后臺校準(請參閱校準配置 0 寄存器)。CAL_TRIG_EN 必須設置為 0,CAL_SOFT_TRIG 必須設置為 1。
在內核切換過程時,已非常小心地以最大限度地減少對轉換數據的影響,但是,隨著內核交換,轉換器數據上仍可能會出現(xiàn)短暫的毛刺脈沖。