ZHCSGU9C June 2017 – November 2018 TPS2373
PRODUCTION DATA.
請參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
在 PSE 向 PD 提供完整電壓之前,內(nèi)部 PoE UVLO(欠壓閉鎖)電路會使熱插拔開關(guān)保持關(guān)閉。這樣可以防止下游轉(zhuǎn)換器電路在檢測和分類期間加載 PoE 輸入。在 PD 斷電期間,轉(zhuǎn)換器電路將使 CBULK 放電。因此,在剛向 PD 施加完整電壓后,V(VDD-RTN) 將呈現(xiàn)較低的電壓(如Figure 24 所示)。PSE 一旦決定為 PD 供電,就會將 PI 電壓驅(qū)動到工作范圍內(nèi)。當(dāng) VVDD 上升至高于 UVLO 導(dǎo)通閾值(VUVLO_R,約為 38V)且 RTN 為高電平時, TPS2373-3 和 TPS2373-4 將使熱插拔 MOSFET 進入浪涌電流限制狀態(tài)( TPS2373-3 約為 200mA, TPS2373-4 約為 335mA,如Figure 26 所示)。PG 引腳將處于低電平狀態(tài),同時,CBULK 會充電,而 VRTN 從 VVDD 下降至接近 VVSS。在該過程中,VC_OUT 輸出也將關(guān)閉,不會向 PWM 控制器提供低電源電壓,以免在 VVDD 和 VRTN 之間增加負載(這可能會阻止成功啟動 PD 以及后續(xù)成功啟動轉(zhuǎn)換器)。一旦浪涌電流下降至浪涌電流限值下方大約 10%,PD 電流限值就會切換到運行電平( TPS2373-3 大約為 1.85A, TPS2373-4 大約為 2.2A)。
此外,如Figure 26 所示,一旦浪涌持續(xù)時間也已經(jīng)超過約 81.5ms,PG 輸出將變?yōu)楦咦杩梗?span id="btf1zhxxf73" class="node">且 PWM 控制器啟動源將開啟,從而為 CVC_OUT(VC_OUT 電容器)充電并允許下游轉(zhuǎn)換器電路啟動。 如Figure 27 所示,轉(zhuǎn)換器軟啟動功能會在開始切換之前引入一個額外的輕微延遲。請注意,啟動源電流能力足以在轉(zhuǎn)換器軟啟動期間完全維持 VVC_OUT,而無需任何大型 CVC_OUT 電容。一旦 VVC_IN 上升到高于 VVCIN_ON(約為 8.5V),這意味著直流/直流轉(zhuǎn)換器已經(jīng)升高了輸出電壓,VC_IN 引腳便會從內(nèi)部連接到 VC_OUT 引腳。隨后會將啟動電流源關(guān)閉約 24ms (tTPLHBT),從而完成啟動。 TPH、TPL 和 BT 輸出將在 tTPLHBT 時間內(nèi)啟用(在 VVC_IN 上升到高于 VVCIN_ON之后)。如果在轉(zhuǎn)換器啟動期間存在阻止 VVC_IN 上升的故障情況(例如,下游轉(zhuǎn)換器輸出端出現(xiàn)短路),則會加入一段 tSTUP_OUT(約 50ms)的超時時間(在此時間結(jié)束時將關(guān)閉啟動源并打開 VC 開關(guān)),直到 VVC_OUT 下降至低于 VVCO_UV 以便啟動新的啟動周期。
VC_OUT UVLO 下降閾值 (VVCO_UV) 需要低于 PWM 控制器的最小 UVLO 下降閾值,從而確保每當(dāng) TPS2373 啟動一個新的啟動周期時,PWM 控制器均已達到復(fù)位狀態(tài)并將會啟動一個新的軟啟動序列。通過 UVLO_SEL 輸入端可以在 6.9V 和 3.9V 的標(biāo)稱范圍內(nèi)選擇 VVCO_UV 的值以適應(yīng)各種 PWM 控制器。
Figure 26. 加電和啟動
Figure 27. 加電和啟動 如果 VVDD-VVSS 下降至低于 PoE UVLO 下限(VUVLO_F,約為 32V),則會關(guān)閉熱插拔開關(guān),但 PG 輸出會保持高阻抗,允許轉(zhuǎn)換器繼續(xù)運行,直到 VVC_OUT 下降至低于 PWM 控制器的 UVLO 閾值為止。請參閱 VC 輸入和輸出,CVCIN 和 CVCOUT 以了解有關(guān)如何處理 PoE 關(guān)斷情況的一般指導(dǎo)。