ZHCSY43 April 2025 ADC3664-EP , ADC3664-SEP
PRODUCTION DATA
請參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
可通過 SPI 以及使用斷電引腳 (PDN/SYNC) 啟用全局斷電模式。PDN/SYNC 輸入引腳上有一個內部下拉 21kΩ 電阻,并且該引腳為高電平有效,因此必須將該引腳外部拉高才能進入全局掉電模式。
SPI 寄存器映射提供了直接或通過 PDN 引腳掩碼啟用或禁用單個模塊的功能,以便權衡功耗與喚醒時間,如 表 7-9 所示。
| 功能/寄存器 | 通過 SPI 的 PDN | 全局 PDN 的掩碼 | 功能-默認 | 功率影響 | 喚醒 時間 | 注釋 |
|---|---|---|---|---|---|---|
| ADC | 是 | - | 啟用 | 兩個 ADC 通道都自動包含在全局 PDN 中 | ||
| 基準增益放大器 | 是 | 是 | 啟用 | 大約 0.4mA | ~3us | 應僅在斷電狀態(tài)下斷電。 |
| 內部 1.2V 基準 | 是 | 外部基準 | 大約 1-3.5mA | 大約 3ms | 可以通過 SPI 和 REFBUF/CTRL 引腳選擇內部/外部參考。 | |
| 時鐘緩沖器 | 是 | 差分時鐘 | 大約 1mA | 不適用 | 與差分相比,單端時鐘輸入節(jié)省大約 1mA。 可以通過 REFBUF/CTRL 引腳進行一些編程。 | |
| 輸出接口驅動器 | 是 | - | 啟用 | 不盡相同 | 不適用 | 根據(jù)輸出接口模式,未使用的輸出驅動器將斷電,以更大限度地節(jié)省功耗 |
| 抽取濾波器 | 是 | - | 禁用 | 請參閱電氣表 | 不適用 |