ZHCSY43 April 2025 ADC3664-EP , ADC3664-SEP
PRODUCTION DATA
請參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
上電后,必須通過在 RESET 引腳上施加高脈沖進行硬件復(fù)位,將內(nèi)部寄存器初始化為其默認值,如 圖 8-6 所示。
| 最小值 | 典型值 | 最大值 | 單位 | ||
|---|---|---|---|---|---|
| t1 | 上電延遲:從上電到 REFBUF/CTRL 引腳邏輯電平的延遲 | 2 | ms | ||
| t2 | 從 REFBUF/CTRL 引腳邏輯電平到 RESET 上升沿的延遲 | 100 | ns | ||
| t3 | RESET 脈沖寬度 | 1 | us | ||
| t4 | 從 RESET 禁用到 SEN 有效的延遲 | 大約 200000 | 時鐘周期 | ||