以下是一個(gè)分步編程示例,用于將 ADC3664-xEP 配置為 8 倍復(fù)數(shù)抽取,采用 1 線 SLVDS 和 16 位輸出。
- 0x07(地址)0x6C(加載具有 1 線 SLVDS 的 16 位輸出的位映射器配置)
- 0x13 0x01,等待 1 毫秒,0x13 0x00(加載電子保險(xiǎn)絲)
- 0x19 0x80(配置 FCLK)
- 0x1B 0x88(選擇 16 位輸出分辨率)
- 0x20 0xFF、0x21 0xFF、0x22 0x0F(配置 FCLK 模式)
- 0x24 0x06(啟用抽取濾波器)
- 0x25 0x30(配置 8 倍復(fù)數(shù)抽?。?/li>
- 0x2A/B/C/D 和 0x31/32/33/34(編程 NCO 頻率)
- 0x27/0x2E 0x08(配置 Q-Delay 寄存器位)
- 0x26 0xAA、0x26 0x88(將數(shù)字混頻器增益設(shè)置為 6dB 并切換混頻器更新)