ZHCUD56 July 2025 LMK5B12212 , LMK5C22212A
LMK5B12212 有兩個 DPLL 基準時鐘輸入對(IN0_P/N 和 IN1_P/N),它們具有可配置的輸入優(yōu)先級和輸入選擇模式。輸入具有可編程輸入類型,端接和偏置選項,可支持任何時鐘接口類型。
外部 LVCMOS 或差分基準時鐘輸入可應用于標記為 IN0_P/N 和 IN1_P/N 的 SMA 端口。所有 SMA 輸入均通過 50Ω 單端布線傳輸,并直流耦合到 LMK5B12212 的相應 IN0_P/N 和 IN1_P/N 引腳。單端信號必須連接到同相輸入 IN0_P 或 IN1_P。EVM 默認將 IN0 用于單端輸入,因為未組裝 IN0_N SMA 連接器。