ZHCUD56 July 2025 LMK5B12212 , LMK5C22212A
LMK5B12212 有一個 XO 輸入(XO 引腳),可接受分數 N APLL 的基準時鐘。XO 輸入決定了自由運行模式或保持模式下輸出頻率的精度和穩(wěn)定性。對于 SyncE 或 IEEE 1588 等同步應用而言,XO 輸入通常由符合應用頻率精度和保持穩(wěn)定性要求的低頻 TCXO 或 OCXO 驅動。為了實現 DPLL 正常運行,XO 頻率必須與使用此 XO 輸入作為基準的任何 APLL 的 VCO 輸出頻率具有非整數頻率關系。非整數關系必須離整數邊界大于 0.05(即大于 0.05 并小于 0.95)。如果將 LMK5B12212 配置為時鐘發(fā)生器(未使用 DPLL),XO 頻率可以與 APLL 輸出頻率具有整數關系。
LMK5B12212 的 XO 輸入具有可編程片上輸入終端和交流耦合輸入偏置選項,可支持任何時鐘接口類型。