ZHCUD56 July 2025 LMK5B12212 , LMK5C22212A
SYNC/SYSREF/1-PPS 頁面顯示所有 SYSREF 塊設(shè)置,并允許配置從 GPIO1 或 GPIO2 持續(xù)輸出 SYSREF 或 1-PPS 時鐘。
可以根據(jù)需要在 GPIO1 或 GPIO2 上復(fù)制 SYSREF 分頻器輸出信號,在啟動后提供額外的單端 3.3V CMOS 時鐘。要配置 SYSREF/1PPS 輸出復(fù)制,必須將 GPIO 作為輸出啟用 (GPIOx_OUTEN = 1),并且必須有一個有效的 SYSREF 輸出連接到 GPIO 復(fù)制源。SYSREF 復(fù)制源來自 OUT0/1、OUT4/5、OUT6/7、OUT/9 或 OUT10/11 中正在使用的任何一個 SYSREF 分頻器,通過寄存器編程設(shè)置(OUT_x_y_SR_GPIO_EN = 1,GPIO_SYSREF_SEL 設(shè)為適當(dāng)?shù)?OUT_x_y)。GPIOx 復(fù)制的 SYSREF 輸出是持續(xù)頻率。GPIOx 副本輸出不支持脈沖 SYSREF 模式。
圖 3-22 SYNC/SYSREF/1-PPS 頁面