ZHCUBI1 November 2023 LMK3H0102 , LMK3H0102-Q1
LMK3H0102 具有多個(gè)用于配置 POR 時(shí)的運(yùn)行模式和初始設(shè)置的外部控制引腳。圖 3-3 展示了如何通過(guò)跳線配置 LMK3H0102 控制引腳。
REF_CTRL、OE、OTP_SEL0/SCL 和 OTP_SEL1/SDA 引腳都是兩電平引腳,可以通過(guò)跳線拉至高電平或低電平。此外,可以通過(guò) TICS Pro 軟件來(lái)控制 REF_CTRL 和 OE 引腳,以設(shè)置引腳電壓。
除了可通過(guò)軟件控制外,F(xiàn)MT_ADDR 引腳還可連接至 VDD、GND、SCL 或 SDA - 所有這些選項(xiàng)均可使用 J5 跳線實(shí)現(xiàn)。
LMK3H0102 控制引腳根據(jù)運(yùn)行模式執(zhí)行不同的功能。
| 元件 | 名稱 (類型) | 說(shuō)明 | |
|---|---|---|---|
| J1 | REF_CTRL (2 電平輸入) | REF_CTRL 引腳 REF_CTRL 狀態(tài)在 POR 時(shí)被采樣并確定運(yùn)行模式。 | |
| REF_CTRL 狀態(tài) | 工作模式 | ||
HI:連接引腳 1 和 2 | OTP 模式 OTP_SEL0 和 OTP_SEL1 引腳在啟動(dòng)時(shí)被采樣,以確定要加載的 OTP 頁(yè)面 | ||
LO:連接引腳 5 和 6 懸空(默認(rèn)設(shè)置) | I2C 模式 FMT_ADDR 引腳在發(fā)生第一個(gè) I2C 事務(wù)時(shí)被采樣,以確定器件的 I2C 地址 | ||
| 軟件:連接引腳 3 和 4 | 引腳狀態(tài)由軟件控制。 如果要使用外部 VDD 源通過(guò) TICS Pro 設(shè)置引腳狀態(tài)以在下電上電時(shí)快速在 I2C 模式和 OTP 模式之間切換,可以使用該選項(xiàng) | ||
| J2 | OE (2 電平輸入) | OE 引腳 OE 引腳控制輸出使能,并且無(wú)論啟動(dòng)模式如何,都具有相同的功能。 該引腳的默認(rèn)行為是低電平有效;可以在向?qū)?/a>中將其更改為高電平有效。 | |
| OE 狀態(tài) | 工作模式 | ||
HI:連接引腳 1 和 2 | 禁用時(shí)鐘輸出。 | ||
LO:連接引腳 5 和 6(默認(rèn)) | 啟用時(shí)鐘輸出。 如果在軟件中禁用時(shí)鐘輸出,則輸出保持禁用狀態(tài)。 | ||
| 軟件:連接引腳 3 和 4 | 引腳狀態(tài)由軟件控制 | ||
| J3 和 J4 | OTP_SEL0 | OTP_SEL0 引腳 OTP_SEL0 和 OTP_SEL1 引腳控制啟動(dòng)時(shí)從 EFUSE 加載到有效器件寄存器中的 OTP 頁(yè)面。 | |
OTP_SEL1 OTP_SEL0 | OTP 頁(yè)面 | ||
LO:連接 J7 引腳 2 和 3 LO:連接 J3 引腳 2 和 3 | |||
LO:連接 J7 引腳 2 和 3 HI:連接 J3 引腳 1 和 2 | |||
HI:連接 J7 引腳 1 和 2 LO:連接 J3 引腳 2 和 3 | |||
HI:連接 J7 引腳 1 和 2 HI:連接 J3 引腳 1 和 2 | |||
將 J7 引腳 2 連接到 J6(默認(rèn)) 將 J3 引腳 2 連接到 J4(默認(rèn)) | 通過(guò)電阻器拉至高電平。 | ||
| J5 | FMT_ADDR | FMT_ADDR 引腳 在 LMK3H0102V33 默認(rèn)配置中,默認(rèn)忽略 FMT_ADDR 引腳。可以填充具有自定義配置的器件,此時(shí) R9[8] = 1。在這種情況下,F(xiàn)MT_ADDR 引腳設(shè)置 OUT[1:0] 的輸出格式。 | |
| FMT_ADDR 狀態(tài) | 輸出格式 | ||
HI:連接 J5 引腳 1 和 2(默認(rèn)) | LP-HCSL 85Ω 端接 | ||
| LO:連接 J5 引腳 9 和 10 | LP-HCSL 100Ω 端接 | ||
| 軟件:連接 J5 引腳 7 和 8 | 使用 TICS Pro 拉至高電平或低電平 | ||
| OTP_SEL0:連接 J5 引腳 3 和 4 | 匹配 OTP_SEL0 引腳的狀態(tài) | ||
| OTP_SEL1:連接 J5 引腳 5 和 6 | 匹配 OTP_SEL1 引腳的狀態(tài) | ||
| J6 和 J7 | OTP_SEL1 | OTP_SEL1 引腳 請(qǐng)參閱 OTP_SEL0 引腳 | |
| J22 | LVL_SFT | 在 OTP 模式下將 J22 引腳 2 和 3 連接在一起。 | |
| 元件 | 名稱 (類型) | 說(shuō)明 | |
|---|---|---|---|
| J1 | REF_CTRL (2 電平輸入) | REF_CTRL 引腳 REF_CTRL 狀態(tài)在 POR 時(shí)被采樣并確定運(yùn)行模式。 | |
| REF_CTRL 狀態(tài) | 工作模式 | ||
HI:連接引腳 1 和 2 | OTP 模式 OTP_SEL0 和 OTP_SEL1 引腳在啟動(dòng)時(shí)被采樣,以確定要加載的 OTP 頁(yè)面 | ||
LO:連接引腳 5 和 6 懸空(默認(rèn),內(nèi)部下拉電阻器) | I2C 模式 FMT_ADDR 引腳在發(fā)生第一個(gè) I2C 事務(wù)時(shí)被采樣,以確定器件的 I2C 地址 | ||
| 軟件:連接引腳 3 和 4 | 引腳狀態(tài)由軟件控制 如果要使用外部 VDD 源通過(guò) TICS Pro 設(shè)置引腳狀態(tài)以在 POR 時(shí)快速在 I2C 模式和 OTP 模式之間切換,可以使用該選項(xiàng) | ||
| J2 | OE (2 電平輸入) | OE 引腳 OE 引腳控制輸出使能,并且無(wú)論啟動(dòng)模式如何,都具有相同的功能。 該引腳的默認(rèn)行為是低電平有效;可以通過(guò)軟件將其更改為高電平有效。 | |
| OE 狀態(tài) | 工作模式 | ||
HI:連接引腳 1 和 2 | 禁用時(shí)鐘輸出。 | ||
LO:連接引腳 5 和 6(默認(rèn)) | 啟用時(shí)鐘輸出。 如果在軟件中禁用時(shí)鐘輸出,則輸出保持禁用狀態(tài)。 | ||
| 軟件:連接引腳 3 和 4 | 引腳狀態(tài)由軟件控制 | ||
| J3 和 J4 | SCL | SCL 引腳 SCL 和 SDA 引腳控制器件的 I2C 接口。如果 VDD 為 1.8V,則使用 J22 將邏輯高電壓電平轉(zhuǎn)換至 1.65V,以防止器件損壞。SCL 是 I2C 時(shí)鐘,SDA 是 I2C 數(shù)據(jù)。 | |
|
SCL SDA | I2C Configuration | ||
|
將 J3 引腳 2 連接到 J4(默認(rèn)) 將 J7 引腳 2 連接到 J6(默認(rèn)) |
SCL 連接到 USB2ANY SDA 連接到 USB2ANY | ||
所有其他狀態(tài) | I2C 斷開(kāi)連接 | ||
| J5 | FMT_ADDR | FMT_ADDR 引腳 在 I2C 模式下,I2C 地址根據(jù)發(fā)生第一個(gè) I2C 事務(wù)時(shí) FMT_ADDR 引腳的狀態(tài)被鎖存。 | |
| FMT_ADDR 狀態(tài) | I2C 地址 | ||
HI:連接 J5 引腳 1 和 2 (默認(rèn)) | 0x69 | ||
| LO:連接 J5 引腳 9 和 10 | 0x68 | ||
| SCL:連接 J5 引腳 3 和 4 | 0x6A | ||
| SDA:連接 J5 引腳 5 和 6 | 0x6B | ||
| 軟件:連接 J5 引腳 7 和 8 | I2C 地址由軟件控制,在發(fā)生第一個(gè) I2C 事務(wù)時(shí)被鎖存 | ||
| J6 和 J7 | SDA | SDA 引腳 請(qǐng)參閱 SCL 引腳 | |
| J22 | LVL_SFT | I2C 電平轉(zhuǎn)換引腳 該引腳的狀態(tài)決定 I2C 電平轉(zhuǎn)換器是否啟用。 默認(rèn)未安裝 R6 和 R9。 | |
| LVL_SFT 狀態(tài) | 電平轉(zhuǎn)換操作 | ||
HI:連接 J22 引腳 1 和 2(默認(rèn)) | 電平轉(zhuǎn)換器有效 | ||
LO:將 J22 引腳 2 和 3 連接在一起 | 電平轉(zhuǎn)換器無(wú)效 必須安裝 R6 和 R9 | ||