ZHCUBI1 November 2023 LMK3H0102 , LMK3H0102-Q1
圖 3-10 LMK3H0102“Outputs”頁面利用 Outputs 頁面,可以配置通道分頻器和輸出驅(qū)動器。在更改該頁面中的任何設(shè)置之前,請點擊 Powerdown 復(fù)選框,修改所需的設(shè)置,然后再次點擊 Powerdown 復(fù)選框。任一通道分頻器都可以由任一 FOD 驅(qū)動。每個輸出驅(qū)動器都可以源自相應(yīng)的通道分頻器或邊緣組合器。輸出驅(qū)動器 1 可以源自任一通道分頻器輸出,如果 OUT0 和 OUT1 頻率相同,則可以節(jié)省功耗。REF_CTRL 引腳可配置為 CLK_READY 信號、拉至低電平、高阻抗或源自任一 FOD 的附加 LVCMOS 時鐘。
對于 LP-HCSL 輸出,輸出擺幅可根據(jù)應(yīng)用要求在 625mV 和 950mV 之間調(diào)節(jié)。輸出可以是交流耦合的,并用于模擬其他時鐘格式(例如 LVPECL)的交流耦合版本。所有差分輸出格式都具有可調(diào)節(jié)的壓擺率控制。各個 LVCMOS 時鐘輸出可單獨啟用,可以同相或具有 180 度的相位差 - TI 建議除非提高性能需要,否則保持 P 和 N 輸出異相。每個輸出驅(qū)動器右側(cè)的文本總結(jié)了輸出頻率、輸出的使能狀態(tài)和輸出格式。