ZHCSXO1 December 2024 LMX2624-SP
ADVANCE INFORMATION
表 7-1 列出了器件寄存器的存儲(chǔ)器映射寄存器。表 7-1 中未列出的所有寄存器偏移地址都應(yīng)視為保留的位置,并且不得修改寄存器內(nèi)容。
| 偏移 | 首字母縮寫詞 | 寄存器名稱 | 部分 |
|---|---|---|---|
| 0h | R0 | 節(jié) 7.1.1 | |
| 1h | R1 | 節(jié) 7.1.2 | |
| 2h | R2 | 節(jié) 7.1.3 | |
| 3h | R3 | 節(jié) 7.1.4 | |
| 4h | R4 | 節(jié) 7.1.5 | |
| 5h | R5 | 節(jié) 7.1.6 | |
| 6h | R6 | 節(jié) 7.1.7 | |
| 7h | R7 | 節(jié) 7.1.8 | |
| 8h | R8 | 節(jié) 7.1.9 | |
| 9h | R9 | 節(jié) 7.1.10 | |
| Ah | R10 | 節(jié) 7.1.11 | |
| Bh | R11 | 節(jié) 7.1.12 | |
| Ch | R12 | 節(jié) 7.1.13 | |
| Dh | R13 | 節(jié) 7.1.14 | |
| Eh | R14 | 節(jié) 7.1.15 | |
| Fh | R15 | 節(jié) 7.1.16 | |
| 10h | R16 | 節(jié) 7.1.17 | |
| 11h | R17 | 節(jié) 7.1.18 | |
| 12h | R18 | 節(jié) 7.1.19 | |
| 13h | R19 | 節(jié) 7.1.20 | |
| 14h | R20 | 節(jié) 7.1.21 | |
| 16h | R22 | 節(jié) 7.1.22 | |
| 17h | R23 | 節(jié) 7.1.23 | |
| 1Eh | R30 | 節(jié) 7.1.24 | |
| 1Fh | R31 | 節(jié) 7.1.25 | |
| 20h | R32 | 節(jié) 7.1.26 | |
| 22h | R34 | 節(jié) 7.1.27 | |
| 23h | R35 | 節(jié) 7.1.28 | |
| 4Fh | R79 | 節(jié) 7.1.29 |
復(fù)雜的位訪問類型經(jīng)過編碼可適應(yīng)小型表單元。表 7-2 展示了適用于此部分中訪問類型的代碼。
| 訪問類型 | 代碼 | 說(shuō)明 |
|---|---|---|
| 讀取類型 | ||
| R | R | 讀取 |
| 寫入類型 | ||
| W | W | 寫入 |
| 復(fù)位或默認(rèn)值 | ||
| -n | 復(fù)位后的值或默認(rèn)值 | |
表 7-3 展示了 R0。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說(shuō)明 |
|---|---|---|---|---|
| 15 | RESERVED | R/W | 0h | 無(wú)描述 |
| 14 | VCO_PHASE_SYNC_EN | R/W | 0h | 相位同步使能。相位同步引腳的上升沿觸發(fā)相位同步 |
| 13 | DBLR_ACAL_EN | R/W | 1h | 啟用倍頻器幅度校準(zhǔn) 0h = 倍增 |
| 12 | DBLR_FCAL_EN | R/W | 1h | 啟用倍頻器頻率校準(zhǔn) 0h = 禁用倍增校準(zhǔn) 1h = 啟用倍頻器校準(zhǔn)(reg0 寫入) |
| 11 | ADR_HOLD | R/W | 0h | 保存 SPI 塊讀取/寫入的地址。 0h = 地址由 ASCEND 確定 1h = 地址由 HOLD 確定(優(yōu)先級(jí)高于 ASCEND) |
| 10 | ASCEND | R/W | 0h | SPI 塊寫入的寄存器更新方向 0h = 地址降序 1h = 地址升序 |
| 9-8 | OPBUF_MUTE | R/W | 3h | 對(duì)于校準(zhǔn)期間使通道 A 或 B 取消靜音 0h = 在 FCAL 期間 RFOUTB 不靜音 1h = 在 FCAL 期間 RFOUTB 靜音 |
| 7-6 | FCAL_SHIFT_LEFT | R/W | 3h | 將 Nb4R、Rb4N(校準(zhǔn))頻率減小 2FCAL_SHIFT_LEFT。 可根據(jù) PFD 頻率 (Fpd) 進(jìn)行設(shè)置 0h = Fpd ≤ 100MHz 1h = 100MHz < Fpd ≤ 150MHz 2h = 150MHz < Fpd ≤ 200MHz 3h = Fpd > 200MHz |
| 5-4 | FCAL_SHIFT_RIGHT | R/W | 0h | 在頻率校準(zhǔn)期間將 Nb4R、Rb4N(校準(zhǔn))頻率增大 2FCAL_SHIFT_RIGHT。 [如果 PostR 滿足以下條件則有效:k*2FCAL_SHIFT_RIGHT] 可根據(jù) PFD 頻率 (Fpd) 進(jìn)行設(shè)置 0h = Fpd ≥ 10MHz 1h = 5MHz ≥ Fpd < 10MHz 2h = 2.5MHz ≥ Fpd < 5MHz 3h = Fpd < 2.5MHz |
| 3 | ACAL_EN | R/W | 1h | 啟用幅度校準(zhǔn)。這僅在頻率校準(zhǔn)期間發(fā)生 0h = 無(wú)幅度校準(zhǔn) 1h = 幅度校準(zhǔn)與頻率校準(zhǔn) |
| 2 | FCAL_EN | R/W | 1h | 如果此位設(shè)置為 1,則寫入 reg0 會(huì)觸發(fā) VCO 頻率校準(zhǔn) 0h = Reg0 寫入不觸發(fā)校準(zhǔn) 1h = Reg0 寫入觸發(fā)頻率校準(zhǔn) |
| 1 | 復(fù)位 | R/W | 0h | 將所有寄存器復(fù)位為默認(rèn)值 0h = 正常運(yùn)行 1h = 寫入 1,觸發(fā)復(fù)位。此寄存器會(huì)自行恢復(fù)為 0,但在 TICSPro 中,必須寫入 0 才能使寄存器恢復(fù)為默認(rèn)值 |
| 0 | POWERDOWN | R/W | 0h | 使器件斷電 0h = 正常運(yùn)行 1h = 器件斷電 |
表 7-4 展示了 R1。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說(shuō)明 |
|---|---|---|---|---|
| 15 | 未披露 | R | 0h | 將該字段編程為 0x0。 |
| 14 | PH_SYNC_EN | R/W | 0h | 通過 MASH SEED 啟用微調(diào)輸出延遲的信號(hào) 0h = 禁用 1h = 啟用 |
| 13 | GLOBAL_READBACK | R/W | 0h | 寄存器回讀控制 0h = 讀取寫入的寄存器值 1h = 讀取 AS 寄存器的狀態(tài)機(jī)值 |
| 12 | LD_LOCK_EN | R/W | 1h | 鎖定檢測(cè)類型。 在 VCO 完成校準(zhǔn)且 LD_DLY 超時(shí)計(jì)數(shù)器結(jié)束后,VCOCal 鎖定檢測(cè)置為高電平輸出。 當(dāng) VCOCAL 鎖定檢測(cè)將信號(hào)置為有效且 VCO 的調(diào)諧電壓在可接受的限制范圍內(nèi)(持續(xù)監(jiān)控 VTUNE 電壓)時(shí),VTUNE 和 VCOCal 鎖定檢測(cè)將置為高電平輸出。 0h = VCOCal 鎖定檢測(cè) 1h = VCOCal 和 VTUNE 鎖定檢測(cè) |
| 11 | MUTEB_POLARITY | R/W | 0h | 選擇 MUTEB 引腳是高電平有效還是低電平有效。 0h = 當(dāng)引腳為高電平時(shí)靜音 1h = 當(dāng)引腳為低電平時(shí)靜音 |
| 10 | MUTEA_POLARITY | R/W | 0h | 選擇 MUTEA 引腳是高電平有效還是低電平有效。 MUTEA 極性 0h = 引腳為高電平時(shí)靜音 1h = 引腳為低電平時(shí)靜音 |
| 9 | MUTEB_SEL | R/W | 0h | 選擇是通過引腳還是寄存器使路徑 B 靜音。 0h = 引腳 1h = 寄存器 |
| 8 | MUTEA_SEL | R/W | 0h | 選擇是通過引腳還是寄存器使路徑 A 靜音。 0h = 引腳 1h = 寄存器 |
| 7 | OUTBUFFB_MUTE | R/W | 1h | 將路徑 B 靜音 0h = RFOUTB 不靜音 1h = RFOUTB 靜音 |
| 6 | OUTBUFFA_MUTE | R/W | 1h | 使路徑 A 靜音 0h = RFOUTA 不靜音 1h = RFOUTA 靜音 |
| 5 | OUTBUFFB_PD | R/W | 0h | 關(guān)斷路徑 B 輸出緩沖器 0h = OUTBUFFB 上電 1h = OUTBUFFB 關(guān)斷 |
| 4 | OUTBUFFA_PD | R/W | 0h | 關(guān)斷路徑 A 輸出緩沖器 0h = OUTBUFFA 上電 1h = OUTBUFFA 關(guān)斷 |
| 3 | DBLR_PD | R/W | 1h | 關(guān)斷倍頻器 0h = 倍頻器上電 1h = 倍頻器關(guān)斷 |
| 2-0 | SMCLK_DIV | R/W | 3h | 數(shù)字時(shí)鐘源自 OSC_IN 時(shí)鐘,該時(shí)鐘可升至高達(dá) 800MHz。此寄存器用于將時(shí)鐘輸入限制為數(shù)字,以便達(dá)到以下最大可接受頻率: SM_CLK = 50MHz SM_CLK = OSCIN clock/(2^<SM_CLK_DIV>) 0h = /1(對(duì)于 OSCIN ≤ 50MHz 的情況) 1h = /2(對(duì)于 OSCIN ≤ 100MHz 的情況)/2 2h = /4(對(duì)于 OSCIN ≤ 200MHz 的情況) 3h = /8(對(duì)于 OSCIN ≤ 400MHz 的情況) 4h = /16(對(duì)于 OSCIN ≤ 800MHz 的情況) 5h = /32(對(duì)于 OSCIN ≥ 800MHz 的情況) |
表 7-5 展示了 R2。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說(shuō)明 |
|---|---|---|---|---|
| 15-11 | 未披露 | R/W | 1h | 將該字段編程為 0x1。 |
| 10-6 | CP2P5V_IUP | R/W | 1Ch | 電荷泵增益 (UP) 0h = 未使用 1h = 未使用 2h = 3mA 3h = 3mA 4h = 1.5mA |
| 5-3 | OUTBUFFB_DACCTRL | R/W | 7h | OUTBUFFB 末級(jí)中的控制電流 (daccode) 0h = 2.5mA 1h = 5mA 2h = 7.5mA 3h = 10mA 4h = 12.5mA 5h = 15mA 6h = 17.5mA 7h = 20mA |
| 2-0 | OUTBUFFA_DACCTRL | R/W | 7h | OUTBUFFA 末級(jí)中的控制電流 (daccode) 0h = 2.5mA 1h = 5mA 2h = 7.5mA 3h = 10mA 4h = 12.5mA 5h = 15mA 6h = 17.5mA 7h = 20mA |
表 7-6 展示了 R3。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說(shuō)明 |
|---|---|---|---|---|
| 15-14 | OUTBUFFB_MUXSEL | R/W | 1h | 選擇 OUTBUFFB 配置 0h = CHDIV 1h = VCO 2h = 無(wú)效 3h = SYSREF |
| 13-12 | OUTBUFFA_MUXSEL | R/W | 1h | 選擇 OUTBUFFA 配置 0h = CHDIV 1h = VCO 2h = DBLR 3h = 無(wú)效 |
| 11 | OUTMUX_PIN_CTRL | R/W | 0h | 決定是否需要通過 OUTMUX 引腳或 OUTBUFFA/B_MUXSEL 控制 OUTMUX 選擇 0h = 通過引腳控制 1h = 通過寄存器控制 |
| 10-5 | PFD_DLY | R/W | 2h | 可編程相位檢測(cè)器延遲。這必須根據(jù) VCO 頻率、分?jǐn)?shù)階 和 N 分頻器值進(jìn)行編程 DLY = (PFD_DLY_SEL + 3)*4*VCO_cycle 0h = 不使用 PFD_DLY_SEL 1h = 16 個(gè) VCO 周期 2h = 20 個(gè) VCO 周期 3h = 24 個(gè) VCO 周期 4h = ... 3Fh = 264 個(gè) VCO 周期 |
| 4-0 | CHDIV | R/W | 0h | 通道分頻器(等效分頻)控制通道分頻器每個(gè)段的分頻器值 0h = 不適用 1h = /2 2h = /4 3h = /6 4h = /8 5h = /12 6h = /8 7h = /24 8h = /32 9h = /48 Ah = /64 Bh = /96 Ch = /128 Dh = /192 Eh = /256 Fh = /384 10h = /512 11h = /768 12h = /1024 13h = /1536 |
表 7-7 展示了 R4。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說(shuō)明 |
|---|---|---|---|---|
| 15 | 未披露 | R | 0h | 將該字段編程為 0x0。 |
| 14 | VCO_CAPCTRL_FORCE | R/W | 0h | 允許通過手動(dòng)對(duì) VCO_CAPCTRL 寄存器進(jìn)行編程來(lái)強(qiáng)制設(shè)置 VCO Capcode 值 |
| 13 | VCO_IDAC_FORCE | R/W | 0h | 允許強(qiáng)制將 VCODACISET 設(shè)置為 VCODACISET 寄存器中編程的值 |
| 12 | VCO_SEL_FORCE | R/W | 0h | 允許強(qiáng)制 VCO_SEL 值手動(dòng)選擇 VCO |
| 11 | QUICK_STRT_EN | R/W | 0h | 校準(zhǔn)從先前的 capcode (VCO_CAPCTRL)、VCO (VCO_SEL) 和 IDAC 代碼 (VCODACISET) 開始,以實(shí)現(xiàn)快速校準(zhǔn) |
| 10 | FAST_ACAL_EN | R/W | 1h | 快速 ACAL 啟用 0h = 禁用快速 ACAL 1h = 啟用快速 ACAL |
| 9 | FAST_FCAL_EN | R/W | 1h | 快速 FCAL 啟用 0h = 禁用快速 FCAL 1h = 啟用快速 FCAL |
| 8-0 | 未披露 | R/W | 110h | 將該字段編程為 0x110。 |
表 7-8 展示了 R5。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說(shuō)明 |
|---|---|---|---|---|
| 15-13 | MASH_ORDER | R/W | 0h | 決定 MASH 階次。 根據(jù)所用的“N”值和頻率,MASH 階次存在限制。 0h = MASH 禁用 1h = 一階 2h = 二階 3h = 三階 4h = 四階 6Fh => 無(wú)效 |
| 12 | FULL_ASSIST | R/W | 0h | 在完全輔助模式下強(qiáng)制 VCO 和 Dblr 設(shè)置,以避免校準(zhǔn)。 VCO 和倍頻器為以下寄存器獲取用戶編程的值 - VCO_SEL、VCO_CAPCODE、VCODACISET、DBLR1_PD、DBLR_AMP_CAPCTRL、DBLR_AMP_DACCTRL、DBLR_PREGEN_AMP_CAPCTRL、DBLR_PREGEN_AMP_DACCTRL |
| 11-9 | VCO_SEL | R/W | 7h | 用戶指定的起始 VCO。 如果未寫入任何值,校準(zhǔn)從 VCO7(默認(rèn)值)開始,否則校準(zhǔn)始終從 VCO7 開始 0h => 無(wú)效 1h = VCO1 2h = VCO2 3h = VCO3 7h = VCO7 |
| 8-0 | VCO_IDAC | R/W | 12Ch | VCO 的 IDAC 位設(shè)置。增加額外的 4uA 偏置電流 |
表 7-9 展示了 R6。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說(shuō)明 |
|---|---|---|---|---|
| 15 | 未披露 | R | 0h | 將該字段編程為 0x0。 |
| 14-13 | DBLR_AMP1_DACCTRL | R/W | 2h | 控制倍頻器放大器中的 daccode。根據(jù) dblr 校準(zhǔn)后的回讀來(lái)對(duì)該位進(jìn)行編碼。 |
| 12-9 | DBLR_AMP_CAPCTRL | R/W | 0h | 控制倍頻器放大器中的 capcode。根據(jù) dblr 校準(zhǔn)后的回讀來(lái)對(duì)該位進(jìn)行編碼。 |
| 8 | DBLR1_PD | R/W | 1h | 為倍頻器禁用 path1。需要覆蓋。 0h = Doubler1 路徑上電 1h = Doubler1 路徑斷電 |
| 7-0 | VCO_CAPCTRL | R/W | BFh | VCO0-7 的 capcode??捎梅秶鸀?191 到 0。 |
表 7-10 展示了 R7。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說(shuō)明 |
|---|---|---|---|---|
| 15 | 未披露 | R | 0h | 將該字段編程為 0x0。 |
| 14-7 | FASTCHG_CYCLES | R/W | FAh | 控制在 full_assist 或雙緩沖模式下寫入 reg0 后,快速充電處于開啟狀態(tài)的 SM 周期數(shù)。建議時(shí)間 = 5us 1h = 1SM 時(shí)鐘周期 2h = 2SM 周期 FFh = 255 SM 時(shí)鐘周期 |
| 6-4 | DBLR_PREGEN_AMP_DACCTRL | R/W | 4h | 控制倍頻器前置驅(qū)動(dòng)器放大器中的 daccode。根據(jù) dblr 校準(zhǔn)后的回讀來(lái)對(duì)該位進(jìn)行編碼。 |
| 3-0 | DBLR_PREGEN_AMP_CAPCTRL | R/W | 0h | 控制倍頻器前置驅(qū)動(dòng)器放大器中的 capcode。根據(jù) dblr 校準(zhǔn)后的回讀來(lái)對(duì)該位進(jìn)行編碼。 |
表 7-11 展示了 R8。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說(shuō)明 |
|---|---|---|---|---|
| 15-0 | PLL_N[15:0] | R/W | 46h | NDIV 的整數(shù)部分 (LSB) |
表 7-12 展示了 R9。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說(shuō)明 |
|---|---|---|---|---|
| 15-13 | PLL_N[18:16] | R/W | 0h | N MASH 的高 3 位,總共 19 位,分為 16 + 3 |
| 12-0 | RESERVED | R/W | 0h | 無(wú)描述 |
表 7-13 展示了 R10。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說(shuō)明 |
|---|---|---|---|---|
| 15-0 | MASH_DEN[15:0] | R/W | DA80h | MASH 分?jǐn)?shù)的分母 (LSB) |
表 7-14 展示了 R11。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說(shuō)明 |
|---|---|---|---|---|
| 15-0 | MASH_DEN[31:16] | R/W | FD51h | MASH 分?jǐn)?shù)的分母 (MSB) |
表 7-15 展示了 R12。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說(shuō)明 |
|---|---|---|---|---|
| 15-0 | MASH_SEED[15:0] | R/W | 0h | MASH SEED (LSB) 設(shè)置分?jǐn)?shù)引擎的初始狀態(tài)。對(duì)于產(chǎn)生相移和分?jǐn)?shù)雜散優(yōu)化非常有用。 |
表 7-16 展示了 R13。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說(shuō)明 |
|---|---|---|---|---|
| 15-0 | MASH_SEED[31:16] | R/W | 0h | Mash seed (MSB) |
表 7-17 展示了 R14。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說(shuō)明 |
|---|---|---|---|---|
| 15-0 | MASH_NUM[15:0] | R/W | 0h | MASH 分?jǐn)?shù)的分子 (LSB) |
表 7-18 展示了 R15。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說(shuō)明 |
|---|---|---|---|---|
| 15-0 | MASH_NUM[31:16] | R/W | 0h | MASH 分?jǐn)?shù)的分子 (MSB) |
表 7-19 展示了 R16。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說(shuō)明 |
|---|---|---|---|---|
| 15-9 | 未披露 | R | 0h | 將該字段編程為 0x0。 |
| 8 | DBL_BUF_EN | R/W | 0h | 雙緩沖讓用戶可以對(duì)多個(gè)寄存器進(jìn)行編程,而無(wú)需在寫入 R0 之前使它們實(shí)際生效 0h = 禁用雙緩沖 1h = 啟用倍頻器緩沖 |
| 7-0 | RDIV_POST | R/W | 1h | R 后分頻器值 1h = /1 2h = /2 FFh = /255 |
表 7-20 展示了 R17。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說(shuō)明 |
|---|---|---|---|---|
| 15-13 | RESERVED | R/W | 0h | 無(wú)描述 |
| 12 | REF_Doubler_EN | R/W | 1h | 基準(zhǔn)路徑中倍頻器的寄存器控制。 0h = 禁用 REF 路徑倍頻器 1h = 啟用倍頻器 |
| 11-0 | RDIV_PRE | R/W | 1h | R 預(yù)分頻器值(前 8 位) 保留所有其他位。 1h = /1 2h = /2 80h = /128 |
表 7-21 展示了 R18。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說(shuō)明 |
|---|---|---|---|---|
| 15-5 | SYSREF_DIV | R/W | 1h | Fout = Fin/(2*SYSREF_DIV + 4) 0h = /4 1h = /6 2h = /8 3h = /10 7FFh = /4098 |
| 4-2 | SYSREF_PRE_DIV | R/W | 4h | SYSREF 輸入時(shí)鐘分頻器多路復(fù)用器 0h = 1 分頻 1h = 2 分頻 2h = 4 分頻 |
| 1 | SYSREF_EN | R/W | 0h | 這是一個(gè)主信號(hào),用于啟用包括中繼器模式在內(nèi)的整個(gè) SYSREF 模塊 0h = 禁用 SYSREF 模塊 1h = 啟用 SYSREF 模塊 |
| 0 | SYSREF_MODE | R/W | 0h | 將器件設(shè)置為主模式或中繼器模式。 0h = 主模式(內(nèi)部生成的 sysref) 1h = 啟用中繼器模式(通常在外部器件生成 sysref 信號(hào)并需要由器件“傳遞”時(shí)啟用) |
表 7-22 展示了 R19。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說(shuō)明 |
|---|---|---|---|---|
| 15 | 未披露 | R | 0h | 將該字段編程為 0x0。 |
| 14-9 | JESD_DAC2 | R/W | 0h | SYSREF 輸出的可編程延遲 |
| 8-3 | JESD_DAC1 | R/W | 3Fh | 該寄存器位表示要啟用的 DAC 級(jí),每個(gè)寄存器組表示 63 個(gè)級(jí),每個(gè)代碼對(duì)應(yīng)于最終輸出中的延遲步長(zhǎng)。 |
| 2 | SYSREF_RPTR_NONSYNCMODE_EN | R/W | 0h | 在中繼器非同步模式下啟用 sysref 0h = 器件處于 SYNC 模式 1h = 如果選擇了中繼器模式,則器件處于非同步模式 |
| 1 | 未披露 | R/W | 0h | 將該字段編程為 0x0。 |
| 0 | SYSREF_PULSE_EN | R/W | 0h | 將器件設(shè)置為連續(xù) sysref 脈沖或固定數(shù)量的脈沖。脈沖數(shù)通過 SYSREF_RPT_CNT 寄存器來(lái)編程。 0h = 連續(xù)模式 1h = 脈沖模式 |
表 7-23 展示了 R20。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說(shuō)明 |
|---|---|---|---|---|
| 15-12 | SYSREF_PULSE_CNT | R/W | 0h | 在 N-shot 模式下用于確定 SYSREF 輸出存在的周期數(shù)。將此值設(shè)置為零是允許的狀態(tài),但在實(shí)際應(yīng)用中并不推薦。 1h = 1 個(gè)脈沖 2h = 2 個(gè)脈沖 Fh = 15 個(gè)脈沖 |
| 11-6 | JESD_DAC4 | R/W | 0h | SYSREF 輸出的可編程延遲 |
| 5-0 | JESD_DAC3 | R/W | 0h | SYSREF 輸出的可編程延遲 |
表 7-24 展示了 R22。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說(shuō)明 |
|---|---|---|---|---|
| 15-8 | 未披露 | R | 0h | 將該字段編程為 0x0。 |
| 7 | 未披露 | R/W | 0h | 將該字段編程為 0x0。 |
| 6-0 | MUXOUT_TM_SEL | R/W | 1h | 用戶調(diào)試 0h = lock_detect 1h = lock_detect 2h = Refout 時(shí)鐘(已分頻) 3h = SM 時(shí)鐘 |
表 7-25 展示了 R23。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說(shuō)明 |
|---|---|---|---|---|
| 15-0 | LD_DLY | R/W | 9C4h | 對(duì)于 VCOCal 鎖定檢測(cè),這是在校準(zhǔn)完成后,VCOCal 鎖定檢測(cè)置為高電平之前增加的 SM 周期。 |
表 7-26 展示了 R30。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說(shuō)明 |
|---|---|---|---|---|
| 15-0 | MASH_RST_COUNT[15:0] | R/W | D6D8h | 用于應(yīng)用復(fù)位脈沖的 MASH 計(jì)數(shù)器(低 16 位) |
表 7-27 展示了 R31。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說(shuō)明 |
|---|---|---|---|---|
| 15-0 | MASH_RST_COUNT[31:16] | R/W | 0h | 用于應(yīng)用復(fù)位脈沖(高 16 位)的 MASH 計(jì)數(shù)器 - 16 位無(wú)符號(hào)整數(shù) 此延遲用于確認(rèn)僅在使用相位同步時(shí)鎖定器件后才向 MASH 電路提供可靠的復(fù)位。這進(jìn)而確認(rèn)在多器件同步場(chǎng)景中維持相同的 MASH 輸出序列。延遲必須至少設(shè)置為 PLL 鎖定時(shí)間的四倍。此延遲以狀態(tài)機(jī)時(shí)鐘周期表示。 其中一個(gè)周期等于 2SM_CLK_DIV/Fosc |
表 7-28 展示了 R32。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說(shuō)明 |
|---|---|---|---|---|
| 15-10 | RESERVED | R/W | 0h | 無(wú)描述 |
| 9-3 | WD_DLY | R/W | 4Dh | 內(nèi)部看門狗計(jì)時(shí)器的延遲。計(jì)時(shí)器在內(nèi)部乘以 214。50MHz SM CLK 的默認(rèn)值為 25ms。 |
| 2-0 | WD_CNTRL | R/W | 7h | 看門狗控制 0h = 禁用數(shù)字看門狗。 1h = 看門狗觸發(fā) 1 次 2h = 看門狗觸發(fā)最多 2 次 3h = 看門狗觸發(fā)最多 3 次 4h = 看門狗觸發(fā)最多 4 次 5h = 看門狗觸發(fā)最多 5 次 6h = 看門狗觸發(fā)最多 6 次 7h = 看門狗根據(jù)需要無(wú)限次地重新觸發(fā),沒有任何限制。 |
表 7-29 展示了 R34。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說(shuō)明 |
|---|---|---|---|---|
| 15-0 | rb_VER_ID | R | F1h | 回讀:版本 ID |
表 7-30 展示了 R35。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說(shuō)明 |
|---|---|---|---|---|
| 15-6 | RESERVED | R/W | 0h | 無(wú)描述 |
| 5 | rb_LD_VTUNELO_CMPO | R | 0h | 回讀:鎖定檢測(cè)低電平比較器輸出 |
| 4 | rb_LD_VTUNEHI_CMPO | R | 0h | 回讀:鎖定檢測(cè)高電平比較器輸出 |
| 3-1 | rb_VCO_SELECT_RB | R | 0h | 回讀:指示當(dāng)前選定的 VCO |
| 0 | rb_VCO_CT_CAL_RUNNING | R | 0h | 回讀:如果 FCAL 正在運(yùn)行,則為高電平 |