ZHCSLU3C March 2020 – January 2021 LMQ61460-Q1
PRODUCTION DATA
圖 7-1 RJR 封裝14 引腳 VQFN-HR頂視圖| 引腳 | I/O | 說明 | |
|---|---|---|---|
| 名稱 | 編號(hào) | ||
| BIAS | 1 | P | 內(nèi)部 LDO 輸入。連接到輸出電壓點(diǎn)以提高效率。將一個(gè)可選的優(yōu)質(zhì) 0.1μF 至 1μF 電容器從該引腳接地,以提高抗噪性。如果輸出電壓高于 12V,則將該引腳接地。 |
| VCC | 2 | O | 內(nèi)部 LDO 輸出。用作內(nèi)部控制電路的電源。不要連接至任何外部負(fù)載。在該引腳和 AGND 之間連接一個(gè) 1μF 優(yōu)質(zhì)電容器。 |
| AGND | 3 | G | 內(nèi)部電路的模擬地。反饋和 VCC 是相對(duì)于該引腳測(cè)量的。必須將 AGND 連接到 PCB 上的 PGND1 和 PGND2。 |
| FB | 4 | I | 內(nèi)部控制環(huán)路的輸出電壓反饋輸入。連接到輸出電壓檢測(cè)點(diǎn),以提供 3.3V 或 5V 固定輸出電壓出廠選項(xiàng)。連接到反饋分壓器抽頭點(diǎn)以實(shí)現(xiàn)可調(diào)輸出電壓。請(qǐng)勿懸空或接地。 |
| PGOOD | 5 | O | 開漏電源正常狀態(tài)輸出。通過限流電阻器將該引腳上拉至合適的電壓電源。高電平 = 電源正常,低電平 = 故障。當(dāng) EN = 低電平且 VIN > 1V 時(shí),PGOOD 輸出變?yōu)榈碗娖健H绻皇褂?,它可以保持開路或接地。 |
| RT | 6 | I/O | 通過一個(gè)阻值介于 5.76kΩ 和 66.5kΩ 之間的電阻器將該引腳接地,以將開關(guān)頻率設(shè)置在 200kHz 和 2200kHz 之間。請(qǐng)勿懸空或接地。 |
| EN/SYNC | 7 | I | 精密使能輸入。高電平 = 開啟,低電平 = 關(guān)閉??蛇B接至 VIN。精密使能允許將該引腳用作可調(diào)節(jié) UVLO。請(qǐng)參閱Topic Link Label10不能懸空。EN/SYNC 還可用作同步輸入引腳。用于將器件開關(guān)頻率與系統(tǒng)時(shí)鐘同步。在外部時(shí)鐘的上升沿觸發(fā)。可以使用電容器將同步信號(hào)交流耦合到該引腳。當(dāng)與外部時(shí)鐘同步時(shí),該器件在強(qiáng)制 PWM 模式下運(yùn)行并禁用 PFM 輕負(fù)載效率模式。請(qǐng)參閱Topic Link Label9 |
| VIN1 | 8 | P | 轉(zhuǎn)換器的輸入電源。將一個(gè)或多個(gè)優(yōu)質(zhì)旁路電容器從該引腳連接到 PGND1。必須為 VIN2 提供低阻抗連接。 |
| PGND1 | 9 | G | 內(nèi)部低側(cè) MOSFET 的電源地。連接到系統(tǒng)地。必須為 PGND2 提供低阻抗連接。將一個(gè)或多個(gè)優(yōu)質(zhì)旁路電容器從該引腳連接到 VIN1。 |
| SW | 10 | O | 轉(zhuǎn)換器的開關(guān)節(jié)點(diǎn)。連接到輸出電感器。 |
| PGND2 | 11 | G | 內(nèi)部低側(cè) MOSFET 的電源地。連接到系統(tǒng)地。必須為 PGND1 提供低阻抗連接。將一個(gè)或多個(gè)優(yōu)質(zhì)旁路電容器從該引腳連接到 VIN2。 |
| VIN2 | 12 | P | 轉(zhuǎn)換器的輸入電源。將一個(gè)或多個(gè)優(yōu)質(zhì)旁路電容器從該引腳連接到 PGND2。必須為 VIN1 提供低阻抗連接。 |
| RBOOT | 13 | I/O | 通過一個(gè)電阻器連接到 CBOOT。該電阻必須介于 0Ω 和開路之間,并決定 SW 節(jié)點(diǎn)上升時(shí)間。 |
| CBOOT | 14 | I/O | 高側(cè)驅(qū)動(dòng)器上部電源軌。在 SW 引腳和 CBOOT 之間連接一個(gè) 100nF 電容器。一個(gè)內(nèi)部二極管連接到 VCC,并允許 CBOOT 在 SW 節(jié)點(diǎn)為低電平時(shí)充電。 |