ZHCSRR6E November 2023 – August 2025 LMKDB1102 , LMKDB1104 , LMKDB1108 , LMKDB1120
PRODUCTION DATA
當(dāng)器件電源關(guān)閉時,輸入時鐘可以運行、懸空、低電平/低電平或上拉至 VDD,無論 PWRGD/PWRDN# 引腳狀態(tài)如何(低電平、高電平、低電平到高電平轉(zhuǎn)換和高電平到低電平轉(zhuǎn)換)都是如此。表 8-1 展示了所有支持的序列;其中時鐘輸入可在應(yīng)用 VDD 之前或之后應(yīng)用。
| VDD | PWRGD/PWRDN# | CLKIN_P/CLKIN_N |
|---|---|---|
| 不存在 | X | 運行 |
| 懸空 | ||
| 低/低 | ||
| 存在 | 0 或 1 | 運行 |
| 懸空 | ||
| 低/低 |