ZHCSVD1E August 2002 – March 2024 DS90LT012A , DS90LV012A
PRODUCTION DATA
使用與傳輸介質(zhì)(即電纜)和端接電阻器的差分阻抗相匹配的受控阻抗布線。差分對布線一離開 IC 就盡可能靠近(殘樁長度應(yīng) < 10mm)。這將有助于消除反射,并確保噪聲作為共模耦合。實際上,我們看到相距 1mm 的差分信號輻射的噪聲比相距 3mm 的布線要少得多,因為布線越近,磁場消除效果越好。此外,差分線路上感應(yīng)的噪聲更有可能以共模形式出現(xiàn),這種噪聲被接收器拒絕。
匹配布線之間的電氣長度以減少延遲。一對信號之間的延遲意味著信號之間存在相位差,這會破壞差分信號的磁場消除優(yōu)勢,并會產(chǎn)生 EMI。(請注意,傳播速度 v = c/E r,其中 c(光速)= 0.2997mm/ps 或 0.0118in/ps)。不要僅依賴差分布線的自動布線功能。仔細檢查尺寸以匹配差分阻抗,并為差分線路提供隔離。更大限度地減少線路上的過孔和其他不連續(xù)點的數(shù)量。
避免 90° 轉(zhuǎn)彎(這會導(dǎo)致阻抗不連續(xù))。使用圓弧或 45° 斜角。
在一對布線內(nèi),應(yīng)盡量減小兩條布線之間的距離,以維持接收器的共模抑制。在印刷電路板上,該距離應(yīng)保持恒定,以避免差分阻抗不連續(xù)。允許連接點輕微違反要求。