ZHCSXV1A March 2025 – August 2025 DRV8263-Q1
PRODUCTION DATA
當(dāng) nSLEEP 引腳被置為高電平,或當(dāng) VDD 引腳上的電壓 > VDDPOR_RISE 且所有模式的 DRVOFF = 邏輯高電平時(shí),器件會(huì)處于此狀態(tài);此外,在 PWM 模式下當(dāng) IN1/EN 和 IN2/PH 均為邏輯高電平且 DRVOFF = 邏輯低電平時(shí),器件也會(huì)處于此狀態(tài)。在此狀態(tài)下,如果器件通電 (ISTANDBY),則驅(qū)動(dòng)器會(huì)處于高阻態(tài)且 nFAULT 失效。當(dāng)收到命令時(shí),器件隨時(shí)可以切換到運(yùn)行狀態(tài)或睡眠狀態(tài)。關(guān)斷狀態(tài)診斷 (OLP)(如果啟用)會(huì)在此狀態(tài)下完成。