ZHCSXV1A March 2025 – August 2025 DRV8263-Q1
PRODUCTION DATA
該器件提供可選的內(nèi)部負載電流調(diào)節(jié)功能,其使用固定 TOFF 時間法。這是通過將 IPROPI 引腳上的電壓與由 ITRIP 設(shè)置確定的基準電壓進行比較來完成的。對于 HW 型號,TOFF 時間固定為 30μsec,而對于使用 CONFIG3 寄存器 中 TOFF 位的 SPI 型號,TOFF 時間配置在 20 到 50μsec 之間。
啟用后,ITRIP 調(diào)節(jié)僅在啟用 HS FET 并且可以進行電流檢測時才起作用。在這種情況下,當(dāng) IPROPI 引腳上的電壓超過 ITRIP 設(shè)置的基準電壓時,內(nèi)部電流調(diào)節(jié)環(huán)路會強制執(zhí)行以下操作:
通過以下公式設(shè)置電流限值:
在輸出轉(zhuǎn)換期間,ITRIP 比較器輸出 (ITRIP_CMP) 會被忽略,以避免由于負載電容的電流尖峰而誤觸發(fā)比較器輸出。此外,在從低側(cè)再循環(huán)轉(zhuǎn)換的情況下,需要額外的消隱時間 tBLANK,以便使檢測環(huán)路在 ITRIP 比較器輸出有效之前趨于穩(wěn)定。
ITRIP 是 HW 型號的 6 級設(shè)置。SPI 型號提供了另外兩種設(shè)置。下表對此進行了總結(jié):
| ITRIP 引腳 | S_ITRIP 寄存器位 | VITRIP [V] |
|---|---|---|
| RLVL1 | 000b | 禁用調(diào)節(jié) |
| RLVL2 | 001b | 1.2 |
| 不可用 | 010b | 1.44 |
| 不可用 | 011b | 1.67 |
| RLVL3 | 100b | 2.00 |
| RLVL4 | 101b | 2.34 |
| RLVL5 | 110b | 2.67 |
| RLVL6 | 111b | 3.00 |
在 HW 型號的器件中,ITRIP 引腳的更改是透明的,并且更改會立即反映出來。
在 SPI 型號的器件中,只要 SPI 通信可用,就可以通過寫入 S_ITRIP 位隨時更改 ITRIP 設(shè)置。此更改會立即反映在器件行為中。
僅限 SPI 型號 - 如果達到 ITRIP 調(diào)節(jié)電平,則設(shè)置 STATUS1 寄存器中的 ITRIP_CMP 位。沒有 nFAULT 引腳指示。可以使用 CLR_FLT 命令清除該位。