上電后,必須通過(guò)在 RESET 引腳上施加高脈沖進(jìn)行硬件復(fù)位,將內(nèi)部寄存器初始化為其默認(rèn)值,如圖 9-8 所示。
- 施加 1.2V DVDD12 數(shù)字電源
- 施加 1.2V AVDD12 模擬電源
- 以任意順序施加 1.8V 電源(AVDD18、DVDD18)
- 施加外部電壓基準(zhǔn)和/或 GPIO 引腳分配(可選)
- 施加外部采樣時(shí)鐘
- 進(jìn)行硬件復(fù)位。硬件復(fù)位釋放后,會(huì)從內(nèi)部保險(xiǎn)絲加載默認(rèn)寄存器。
- 讀回 CFG RDY 寄存器(0x25,D4),以檢查內(nèi)部加載是否完成(< 10k 個(gè)時(shí)鐘周期)。
- 如果需要,開始使用 SPI 對(duì)內(nèi)部寄存器進(jìn)行編程。
- 大約 5M 個(gè)時(shí)鐘周期后即可獲得完整的 ADC 性能。
在斷電時(shí),按照相反順序操作。
表 9-2 上電時(shí)序 | 最小值 | 典型值 | 最大值 | 單位 |
| t1 |
上電延遲:從上電到高電平有效復(fù)位脈沖的延遲 |
1 |
|
|
us |
| t2 | 復(fù)位脈沖寬度:高電平有效復(fù)位脈沖寬度 | 100 | | | ns |