ZHCSTG4A October 2023 – April 2025 ADC12DJ5200-SEP
PRODUCTION DATA
低功耗后臺校準(zhǔn) (LPBG) 模式可降低啟用額外 ADC 內(nèi)核的功耗開銷。離線內(nèi)核在準(zhǔn)備好進(jìn)行校準(zhǔn)并聯(lián)機(jī)之前處于斷電狀態(tài)。設(shè)置 LP_EN = 1 以啟用低功耗后臺校準(zhǔn)功能。LP_SLEEP_DLY 用于調(diào)整 ADC 喚醒以進(jìn)行校準(zhǔn)之前處于睡眠狀態(tài)的時(shí)間(當(dāng) LP_EN=1 且 LP_TRIG = 0 時(shí))。LP_WAKE_DLY 設(shè)置在校準(zhǔn)開始并聯(lián)機(jī)之前允許內(nèi)核用于穩(wěn)定的時(shí)間。LP_TRIG 用于在自動開關(guān)過程或由用戶通過 CAL_SOFT_TRIG 或 CAL_TRIG 控制的開關(guān)過程之間進(jìn)行選擇。在此模式下,ADC 內(nèi)核校準(zhǔn)期間的功耗會增加。當(dāng)備用 ADC 內(nèi)核校準(zhǔn)時(shí),功耗大致在前臺校準(zhǔn)中的功耗與校準(zhǔn)備用 ADC 時(shí)后臺校準(zhǔn)中的功耗之間交替。設(shè)計(jì)電源網(wǎng)絡(luò)以控制此模式的瞬態(tài)電源要求。不建議在單通道工作模式中使用 LPBG 校準(zhǔn)模式。