ZHCUD65A October 2018 – July 2025 LP87521-Q1 , LP87522-Q1 , LP87523-Q1 , LP87524-Q1 , LP87525-Q1
所有 LP8752x-Q1 PMIC 資源設(shè)置都以易失性寄存器的形式存儲。這些設(shè)置定義了降壓輸出電壓、GPIO 功能,以及上電和斷電序列。有關(guān)設(shè)置寄存器的完整列表,請參閱器件特定的數(shù)據(jù)表。對于每種可能的相位配置,都需要不同的 OTP。相位配置不可通過 I2C 來配置。
每個(gè)器件都在 OTP 中存儲了預(yù)定義值,用于控制器件的默認(rèn)配置。有關(guān)每個(gè)器件的默認(rèn) OTP 編程值,請參閱特定于器件的技術(shù)參考手冊 (TRM)。本節(jié)中的表格列出了每個(gè)位的可配置性。
表 3-1 顯示了 BUCK0、BUCK1、BUCK2、BUCK3 的器件設(shè)置。BUCKx 允許的最大壓擺率取決于輸出電容。有關(guān)輸出電容邊界條件,請參閱器件特定數(shù)據(jù)表。
| 說明 | 位名稱 | 可配置 | |
|---|---|---|---|
| 常規(guī)設(shè)置 | 降壓相位配置(例如,四個(gè)單相表示為 1+1+1+1,四個(gè)相位單輸出表示為 4 ph)。對于多相配置,主降壓轉(zhuǎn)換器定義了輸出電壓、啟動/關(guān)斷時(shí)間等。更多信息,請參閱器件專用數(shù)據(jù)表。 | - | 不 涉及以下器件型號:LP87521x - 4 相 LP87522x - 3+1 LP87523x - 2+1+1 LP87524x - 1+1+1+1 LP87525x - 2+2 |
| 開關(guān)頻率 | - | 否 | |
| 展頻 | EN_SPREAD_SPEC | 是 | |
| 啟動和關(guān)斷延遲范圍,0...4.8ms / 0... 10ms / 0...15ms / 0...30ms | DOUBLE_DELAY、HALF_DELAY | 是 | |
| BUCK 設(shè)置 | 輸出電壓 | BUCKx_VSET | 是 |
| 啟用,ENx 引腳或 I2C 寄存器 | EN_PIN_CTRLx | 是 | |
| BUCK0 的控制 | EN_BUCKx | 是 | |
| 強(qiáng)制使用 PWM 模式或自動模式 | BUCKx_FPWM | 是 | |
| 強(qiáng)制使用多相模式或自動模式 | BUCKx_FPWM_MP | 是 | |
| 峰值電流限值 | ILIMx | 否 | |
| 壓擺率 | SLEW_RATEx | 是 | |
| 啟動延遲 | BUCKx_STARTUP_DELAY | 是 | |
| 關(guān)斷延遲 | BUCKx_SHUTDOWN_DELAY | 是 |
表 3-2 列出了 GPIO 的器件設(shè)置。
| 說明 | 位名稱 | 可配置 | |
|---|---|---|---|
| EN1 (GPIO1) 引腳 | EN1 (GPIO1) 引腳下拉電阻器啟用或禁用 | EN1_PD | 是 |
| EN2 (GPIO2) 引腳 | EN2 (GPIO2) 引腳下拉電阻器啟用或禁用 | EN2_PD | 是 |
| EN3 (GPIO3) 引腳 | EN3 (GPIO3) 引腳下拉電阻器啟用或禁用 | EN3_PD | 是 |
| CLKIN 引腳 | CLKIN 引腳下拉電阻器啟用或禁用 | CLKIN_PD | 是 |
| 連接到 CLKIN 時(shí)外部時(shí)鐘的頻率 | EXT_CLK_FREQ | 是 | |
| 內(nèi)部 PLL 的模式。當(dāng) PLL 禁用時(shí),會使用內(nèi)部 RC OSC | PLL_MODE | 是 | |
| EN1 (GPIO) 控制 | 啟用或 GPIO | GPIO1_SEL | 是 |
| GPIO 模式下的輸入或輸出 | GPIO1_DIR | 是 | |
| 輸出類型開漏或推挽 | GPIO1_OD | 是 | |
| GPIO 輸出的默認(rèn)狀態(tài) | GPIO1_OUT | 是 | |
| EN2 (GPIO) 控制 | 啟用或 GPIO | GPIO2_SEL | 是 |
| GPIO 模式下的輸入或輸出 | GPIO2_DIR | 是 | |
| 輸出類型開漏或推挽 | GPIO2_OD | 是 | |
| GPIO 輸出的默認(rèn)狀態(tài) | GPIO2_OUT | 是 | |
| GPIO、EN2 或 EN3 的引腳控制 | EN_PIN_CTRL_GPIO2、EN_PIN_SELECT_GPIO2 | 是 | |
| 啟動延遲 | GPIO2_ STARTUP_DELAY | 是 | |
| 關(guān)斷延遲 | GPIO2_ SHUTDOWN_DELAY | 是 | |
| EN3 (GPIO) 控制 | 啟用或 GPIO | GPIO3_SEL | 是 |
| GPIO 模式下的輸入或輸出 | GPIO3_DIR | 是 | |
| 輸出類型開漏或推挽 | GPIO3_OD | 是 | |
| GPIO 輸出的默認(rèn)狀態(tài) | GPIO3_OUT | 是 | |
| GPIO、EN2 或 EN3 的引腳控制 | EN_PIN_CTRL_GPIO3、EN_PIN_SELECT_GPIO3 | 是 | |
| 啟動延遲 | GPIO3_ STARTUP_ DELAY | 是 | |
| 關(guān)斷延遲 | GPIO3_ SHUTDOWN_ DELAY | 是 |
表 3-3 示出了 PGOOD 的器件設(shè)置。
| 說明 | 位名稱 | 可配置 | |
|---|---|---|---|
| 信號通過 PGOOD 監(jiān)控 | BUCKx 輸出電壓/電壓和電流(主降壓轉(zhuǎn)換器) | PGx_SEL | 是 |
| PGOOD 模式選擇 | BUCKx 的 PGOOD 閾值(欠壓/窗口(欠壓和過壓)) | PGOOD_WINDOW | 是 |
| PGOOD 有效去抖動時(shí)間 | PGOOD_SET_DELAY | 是 | |
| PGOOD 信號模式(狀態(tài)/在讀取故障源前鎖存) | EN_PGFLT_STAT | 是 | |
| PGOOD 輸出模式(推挽或開漏) | PGOOD_OD | 是 | |
| PGOOD 極性(高電平有效/低電平有效) | PGOOD_POL | 是 |
表 3-4 列出了熱警告的器件設(shè)置。有關(guān)中斷設(shè)置,請參閱表 3-6。
| 說明 | 位名稱 | 可配置 | |
|---|---|---|---|
| 保護(hù)功能 | 熱警告級別(125°C 或 137°C) | TDIE_WARN_LEVEL | 是 |
| 輸入過壓保護(hù) | - | 否 |
表 3-5 展示了 I2C 和 OTP 修訂版 ID 值的器件設(shè)置。
| 說明 | 位名稱 | 可配置 | |
|---|---|---|---|
| I2C 從器件 ID(7 位) |
器件 I2C 地址 |
- | 否 請參閱 TRM 了解默認(rèn)值。 |
表 3-6 列出了中斷的器件設(shè)置。如果未屏蔽事件的中斷,則會向 nINT 引腳生成中斷。
| 中斷事件 | 位名稱 | 可配置 | |
|---|---|---|---|
| 通用 | 同步時(shí)鐘出現(xiàn)或消失 | SYNC_CLK_MASK | 是 |
| 熱警告 | TDIE_WARN_MASK | 是 | |
| 負(fù)載測量就緒 | I_LOAD_READY_MASK | 是 | |
| 寄存器復(fù)位 | RESET_REG_MASK | 是 | |
| BUCK0 | Buck0 PGOOD 已達(dá)到閾值電平 | BUCK0_PG_MASK | 是 |
| Buck0 電流限制已觸發(fā) | BUCK0_ILIM_MASK | 是 | |
| BUCK1 | Buck1 PGOOD 已達(dá)到閾值電平 | BUCK1_PG_MASK | 是 |
| Buck1 電流限制已觸發(fā) | BUCK1_ILIM_MASK | 是 | |
| BUCK2 | Buck2 PGOOD 已達(dá)到閾值電平 | BUCK2_PG_MASK | 是 |
| Buck2 電流限制已觸發(fā) | BUCK2_ILIM_MASK | 是 | |
| BUCK3 | Buck3 PGOOD 已達(dá)到閾值電平 | BUCK3_PG_MASK | 是 |
| Buck3 電流限制已觸發(fā) | BUCK3_ILIM_MASK | 是 |