ZHCUD65A October 2018 – July 2025 LP87521-Q1 , LP87522-Q1 , LP87523-Q1 , LP87524-Q1 , LP87525-Q1
nINT 引腳(引腳 19)是來(lái)自 LP8752x-Q1 PMIC 的開漏、低電平有效輸出。將此引腳連接至一個(gè)外部上拉電阻器。如果 RESET_REG_MASK 位未被屏蔽,則只要 RESET_REG_INT 位設(shè)置為高電平,就會(huì)在該引腳上生成中斷。當(dāng) VANA 電源電壓降至欠壓閾值電平以下或主機(jī)已使用 RESET 寄存器中的 SW_RESET 位請(qǐng)求復(fù)位或器件由 NRST 復(fù)位時(shí),RESET_REG_INT 位被設(shè)置為高電平。通過(guò)監(jiān)測(cè) nINT 引腳,MCU 知道 PMIC 寄存器何時(shí)復(fù)位為 OTP 確定的默認(rèn)值,并采取必要的操作以確保根據(jù)需要配置 PMIC。
上電復(fù)位后,LP8752x-Q1 PMIC 需要 1.2ms 的延遲,然后才能通過(guò) I2C 接口進(jìn)行任何通信。當(dāng) RESET_REG_MASK 位未屏蔽時(shí),可以通過(guò) nINT 引腳監(jiān)測(cè)此所需延遲。上電復(fù)位后,nINT 引腳會(huì)驅(qū)動(dòng)為高電平,同時(shí)寄存器復(fù)位并讀取 OTP 以將寄存器設(shè)置為其初始值。在 1.2ms 后,nINT 引腳被驅(qū)動(dòng)為低電平,表明寄存器已復(fù)位并可通過(guò)配置來(lái)滿足設(shè)計(jì)要求。
否則,當(dāng) RESET_REG_MASK 位被屏蔽時(shí),nINT 對(duì)上電復(fù)位沒(méi)有任何反應(yīng)。