ZHCSIS7E September 2018 – November 2024 UCC21540 , UCC21540A , UCC21541 , UCC21542
PRODUCTION DATA
請參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
當非理想 PCB 布局和長封裝引線(例如 TO-220 和 TO-247 型封裝)引入寄生電感時,高 di/dt 和 dv/dt 開關期間功率晶體管的柵極源驅動電壓會出現(xiàn)振鈴。如果振鈴超過閾值電壓,則存在意外導通風險,甚至會發(fā)生擊穿。為了將此類振鈴保持在閾值以下,一種常見的方式是在柵極驅動上施加負偏置。下面是實現(xiàn)負柵極驅動偏置的幾個例子。
圖 9-2 展示了通過在隔離式電源輸出級使用齊納二極管來在通道 A 驅動器上生成負偏置關斷的第一個例子。負偏置由齊納二極管電壓設置。如果隔離式電源 VA 等于 17V,則關斷電壓為 –5.1V,導通電壓為 17V – 5.1V ≈ 12V。通道 B 驅動器電路與通道 A 的相同,因此該配置需要兩個用于半橋配置的電源,并且 RZ 上存在穩(wěn)態(tài)功耗。
圖 9-2 利用 ISO 偏置電源輸出上的齊納二極管生成負偏置圖 9-3 展示了采用兩個電源(或單輸入雙輸出電源)的另一個例子。電源 VA+ 決定正驅動輸出電壓,而 VA– 決定負關斷電壓。通道 B 的配置與通道 A 的相同。此解決方案所需的電源數(shù)量要比第一個例子中的多,不過它在設置正負電源軌電壓時提供了更大的靈活性。
圖 9-3 利用兩個 LSO 偏置電源生成負偏置如圖 9-4 所示,最后一個例子是單電源配置,并通過柵極驅動環(huán)路中的齊納二極管來生成負偏置。此解決方案的優(yōu)勢是,它僅使用一個電源,并且自舉電源可用于高側驅動。在這三種解決方案中,此設計的成本最低,所需設計工作量也最少。不過,此解決方案有以下局限性:
圖 9-4 利用單電源和柵極驅動路徑上的齊納二極管產(chǎn)生負偏置