ZHCSVV3B April 2024 – April 2025 TPS7H4011-SEP , TPS7H4011-SP
PRODMIX
當使能引腳為低電平時,器件將進入關斷模式,而不會調節(jié)輸出電壓。通常,從 VIN 到 GND 使用一個外部電阻分壓器為 EN 饋電??梢赃m當調整電阻器的大小,以便在達到期望的預設輸入電壓時導通器件,如方程式 4 所示。這可用于創(chuàng)建可調節(jié)的 UVLO,以補充 VIN 和 PVIN 引腳上的默認內部 UVLO 電壓。
其中
EN 引腳具有 100mV(典型值)的遲滯。因此,方程式 5 可用于計算 VIN(falling) 電壓。
其中
或者,可以直接從微控制器或 FPGA 驅動 EN 引腳。使能引腳的低電壓閾值有助于支持 1.1V、1.8V、2.5V 和 3.3V 邏輯電平。