ZHCSTQ1 November 2023 SN74LV8T165
PRODUCTION DATA
請(qǐng)參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
SN74LV8T165 器件是一個(gè)并聯(lián)或串聯(lián)輸入、串聯(lián)輸出 8 位移位寄存器。該器件具有兩種運(yùn)行模式:加載數(shù)據(jù)和移位數(shù)據(jù),這兩種模式由 SH/LD 輸入控制。輸出電平以電源電壓 (VCC) 為基準(zhǔn),并且支持 1.8V、2.5V、3.3V 和 5V CMOS 電平。
器件計(jì)時(shí)時(shí),數(shù)據(jù)通過串行輸出 QH 傳輸。當(dāng)移位/負(fù)載 (SH/LD) 輸入為低電平時(shí),可支持八個(gè)單獨(dú)的直接數(shù)據(jù)輸入,從而實(shí)現(xiàn)在每個(gè)級(jí)的并行輸入。SN74LV8T165 具有時(shí)鐘抑制功能和補(bǔ)充串行輸出 QH。
計(jì)時(shí)通過時(shí)鐘 (CLK) 輸入由低電平到高電平的轉(zhuǎn)換完成,同時(shí) SH/LD 保持高電平且時(shí)鐘抑制 (CLK INH) 保持低電平。CLK 和 CLK INH 的功能可互換。由于低 CLK 和 CLK INH 由低到高的轉(zhuǎn)換可以實(shí)現(xiàn)計(jì)時(shí),因此僅當(dāng) CLK 為高電平時(shí)才能將 CLK INH 更改為高電平。SH/LD 保持高電平時(shí),可抑制并行負(fù)載。當(dāng) SH/LD 保持低電平時(shí)(與 CLK、CLK INH 或 SER 的電平無關(guān)),將啟用寄存器并行輸入。