ZHCSHQ5A February 2018 – June 2018 OPT3101
PRODUCTION DATA.
| 23 | 22 | 21 | 20 | 19 | 18 | 17 | 16 |
| EN_FREQ_CORR | EN_FLOOP | EN_AUTO_FREQ_COUNT | SYS_CLK_DIVIDER | START_FREQ_CALIB | |||
| R/W - 0h | R/W - 0h | R/W - 0h | R/W - Ah | R/W - 0h | |||
| 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 |
| RESERVED | REF_COUNT_LIMIT | ||||||
| R/W - 0h | R/W - 4Ch | ||||||
| 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 |
| REF_COUNT_LIMIT | |||||||
| R/W - 4Bh | |||||||
| 位 | 字段 | 類型 | 復(fù)位 | 說明 |
|---|---|---|---|---|
| 23 | EN_FREQ_CORR | R/W | 0h | 啟用相位輸出的頻率校正。
0:禁用頻率校正 | 1:?jiǎn)⒂妙l率校正 |
| 22 | EN_FLOOP | R/W | 0h | 啟用頻率校準(zhǔn)塊。
0:禁用頻率校準(zhǔn)塊 | 1:?jiǎn)⒂妙l率校準(zhǔn)塊 |
| 21 | EN_AUTO_FREQ_COUNT | R/W | 0h | 確定用于頻率校正的值。
0 – 片上修整值 | 1 – 頻率校準(zhǔn)的測(cè)量值 |
| 20:17 | SYS_CLK_DIVIDER | R/W | Ah | 編程系統(tǒng)時(shí)鐘分頻器以進(jìn)行頻率校準(zhǔn)。應(yīng)調(diào)整此寄存器,使其更接近連接到 GP2 引腳的外部參考頻率。
SYS_CLK_DIVIDER = round(log2(40 × 106 / fEXT)) |
| 16 | START_FREQ_CALIB | R/W | 0h | 將此位設(shè)置為 1 可開始頻率校準(zhǔn)。 |
| 15 | RESERVED | R/W | 0h | 始終讀取或?qū)懭?0h。 |
| 14:0 | REF_COUNT_LIMIT | R/W | 4C4Bh | 此字段用于設(shè)置參考時(shí)鐘計(jì)數(shù)的限制。
REF_COUNT_LIMIT = (40 × 106 / 2SYS_CLK_DIVIDER) / fEXT |