ZHCSY31B April 2025 – October 2025 LMK3H0102-Q1
PRODUCTION DATA
表 8-19 展示了 R7。
返回到匯總表。
| 位 | 字段 | 類型 | 復(fù)位 | 說(shuō)明 |
|---|---|---|---|---|
| 15 | 保留 | 不適用 | 0x0 | 保留,請(qǐng)勿對(duì)該字段進(jìn)行寫(xiě)入。 |
| 14:13 | REF_CTRL_PIN_FUNC | R/W | 0x3 |
設(shè)置 REF_CTRL 引腳的功能。該字段存儲(chǔ)在 EFUSE 中。 0h:REF_CTRL 引腳被禁用,拉至 GND。 1h:REF_CTRL 引腳被禁用,強(qiáng)制置于三態(tài)條件下。 2h:REF_CTRL 引腳用作附加 LVCMOS REF_CLK 輸出。 3h:REF_CTRL 引腳用作“時(shí)鐘就緒”信號(hào)。 |
| 12:11 | REF_CLK_DIV | R/W | 0x0 |
當(dāng) REF_CTRL 用作 REF_CLK 時(shí),REF_CLK 輸出分頻器值。該字段存儲(chǔ)在 EFUSE 中。 0h:禁用 REF_CLK。 1h:FOD/2。 2h:FOD/4。 3h:FOD/8。 |
| 10 | 保留 | R/W | 0x1 | 保留。請(qǐng)勿向該字段寫(xiě)入“1”以外的任何值。 |
| 9 | REF_CLK_FOD_SEL | R/W | 0x0 |
選擇用于生成 REF_CLK 輸出的 FOD。該字段存儲(chǔ)在 EFUSE 中。 0h:FOD0。 1h:FOD1。 |
| 8 | OUT1_EN | R/W | 0x1 |
OUT1 的輸出啟用位。該字段存儲(chǔ)在 EFUSE 中。 0h:禁用 OUT1。 1h:?jiǎn)⒂?OUT1。 |
| 7 | OUT1_CH_SEL | R/W | 0x0 |
選擇 OUT1 的源。如果啟用了邊緣組合器,則該位被忽略。該字段存儲(chǔ)在 EFUSE 中。 0h:如果 CH0_EDGE_COMB_EN 為“0”,則 OUT1 源自通道分頻器 0;如果 CH0_EDGE_COMB_EN 為“1”,則源自邊緣組合器。 1h:如果 CH1_EDGE_COMB_EN 為“0”,則 OUT1 源自通道分頻器 1;如果 CH1_EDGE_COMB_EN 為“1”,則源自邊緣組合器。 |
| 6:5 | OUT1_SLEW_RATE | R/W | 0x0 |
OUT1 的壓擺率控制。該字段存儲(chǔ)在 EFUSE 中。 僅適用于差分輸出格式。 0h:2.3V/ns 和 3.5V/ns 之間。 1h:2.0V/ns 和 3.2V/ns 之間。 2h:1.7V/ns 和 2.8V/ns 之間。 3h:1.4V/ns 和 2.7V/ns 之間。 |
| 4:2 | OUT1_FMT | R/W | 0x0 |
選擇 OUT1 的輸出格式。該字段存儲(chǔ)在 EFUSE 中。 0h:LP-HCSL 100Ω 端接。 1h:LP-HCSL 85Ω 端接。 2h:交流耦合 LVDS。 3h:直流耦合 LVDS。 4h:LVCMOS,啟用 OUTx_P,禁用 OUTx_N。 5h:LVCMOS,禁用 OUTx_P,啟用 OUTx_N。 6h:LVCMOS,啟用 OUTx_P,啟用 OUTx_N,具有 180 度的相位差。 7h:LVCMOS,啟用 OUTx_P,啟用 OUTx_N,OUTx_P 和 OUTx_N 同相。 |
| 1 | OUT0_EN | R/W | 0x1 |
OUT0 的輸出啟用位。該字段存儲(chǔ)在 EFUSE 中。 0h:禁用 OUT0。 1h:OUT0 啟用。 |
| 0 | OE_PIN_POLARITY | R/W | 0x1 |
OE 引腳極性選擇。該位不影響 OUTx_EN 位的極性,僅影響 OE 引腳。該字段存儲(chǔ)在 EFUSE 中。 0h:OE 為高電平有效(OE 連接至 VDD 啟用輸出)。 1h:OE 為低電平有效(OE 連接至 GND 啟用輸出)。 |