ZHCSY31B April 2025 – October 2025 LMK3H0102-Q1
PRODUCTION DATA
表 7-11 總結了 LMK3H0102TV3 和 LMK3H0102TV1 啟動時四個 OTP 頁面的默認設置。在 I2C 模式下,會加載第 0 頁設置。有關每個默認寄存器設置的完整列表,請參閱器件寄存器。
| 參數(shù) | OTP 第 0 頁 | OTP 第 1 頁 | OTP 第 2 頁 | OTP 第 3 頁 |
|---|---|---|---|---|
| VDD 電源電壓 |
3.3V (LMK3H0102TV3) 1.8V (LMK3H0102TV1) |
|||
| OUT0 頻率 | 100MHz | 100MHz | 100MHz | 100MHz |
| OUT0 輸出格式 | 100Ω LP-HCSL | 100Ω LP-HCSL | 100Ω LP-HCSL | 100Ω LP-HCSL |
| OUT0 啟用 | 啟用 | 啟用 | 啟用 | 啟用 |
| OUT0 差分壓擺率 | 2.3V/ns 至 3.5V/ns | 2.3V/ns 至 3.5V/ns | 2.3V/ns 至 3.5V/ns | 2.3V/ns 至 3.5V/ns |
| OUT0 LP-HCSL 振幅 | 755mV(典型值) | 755mV(典型值) | 755mV(典型值) | 755mV(典型值) |
| OUT0_P/N 禁用行為 | 低電平/低電平 | 低電平/低電平 | 低電平/低電平 | 低電平/低電平 |
| OUT1 頻率 | 100MHz | 100MHz | 100MHz | 100MHz |
| OUT1 輸出格式 | 100Ω LP-HCSL | 100Ω LP-HCSL | 100Ω LP-HCSL | 100Ω LP-HCSL |
| OUT1 啟用 | 啟用 | 啟用 | 啟用 | 啟用 |
| OUT1 差分壓擺率 | 2.3V/ns 至 3.5V/ns | 2.3V/ns 至 3.5V/ns | 2.3V/ns 至 3.5V/ns | 2.3V/ns 至 3.5V/ns |
| OUT1 LP-HCSL 振幅 | 755mV(典型值) | 755mV(典型值) | 755mV(典型值) | 755mV(典型值) |
| OUT1_P/N 禁用行為 | 低電平/低電平 | 低電平/低電平 | 低電平/低電平 | 低電平/低電平 |
| REF_CTRL 行為 | CLK_READY | CLK_READY | CLK_READY | CLK_READY |
| FOD0 頻率 | 200MHz | 200MHz | 200MHz | 200MHz |
| FOD1 頻率 | 200MHz | 200MHz | 200MHz | 200MHz |
| SSC 啟用 | 禁用 | 啟用 | 啟用 | 啟用 |
| SSC 調制類型 | 不適用 | 向下展頻 | 向下展頻 | 向下展頻 |
| SSC 調制深度 | 不適用 | -0.1% | -0.3% | -0.5% |
| 引腳 2 功能 |
獨立輸出啟用 |
獨立輸出啟用 |
獨立輸出啟用 |
獨立輸出啟用 |