ZHCSY31B April 2025 – October 2025 LMK3H0102-Q1
PRODUCTION DATA
| 引腳 | 類型(1) | 說明 | |
|---|---|---|---|
| 名稱 | 編號 | ||
| OUT0_P、 | 8 | O | 時(shí)鐘輸出 0。支持 LP-HCSL(85Ω 或 100Ω)、LVDS 或 1.8V/2.5V/3.3V LVCMOS。 |
| OUT0_N | 7 | ||
| OUT1_P | 12 | O | 時(shí)鐘輸出 1。支持 LP-HCSL(85Ω 或 100Ω)、LVDS 或 1.8V/2.5V/3.3V LVCMOS。 |
| OUT1_N | 11 | ||
| REF_CTRL (REF_CLK) | 15 | I/O |
多功能引腳。上電時(shí),該引腳的狀態(tài)被鎖存以選擇引腳 2、引腳 3 和引腳 4 的功能。在上電之前,拉至低電平或保持懸空以啟用 I2C 模式,或者拉至高電平以啟用 OTP 模式。上電后,該引腳可以編程為額外的 LVCMOS 輸出 (REF_CLK)、高電平有效 CLK_READY 信號或禁用。 有關(guān)更多詳細(xì)信息,請參閱 REF_CTRL 運(yùn)行。 該引腳具有一個(gè) 880kΩ 內(nèi)部下拉電阻器。 |
| OE | 1 | I |
輸出使能。低電平有效。兩態(tài)邏輯輸入引腳。 該引腳具有一個(gè) 75kΩ 內(nèi)部下拉電阻器。 該引腳既可以單獨(dú)控制 OUT0,也可以同時(shí)控制 OUT0 和 OUT1。有關(guān)更多詳細(xì)信息,請參閱輸出啟用。
|
| FMT_ADDR | 2 | I |
多功能引腳。功能由 REF_CTRL(引腳 15)在上電時(shí)確定。有關(guān)更多詳細(xì)信息,請參閱 OTP 模式和 I2C 模式。 該引腳具有一個(gè) 880kΩ 內(nèi)部下拉電阻器。
|
| OTP_SEL0/SCL | 3 | I, I/O | 多功能引腳。功能由 REF_CTRL(引腳 15)在上電時(shí)確定。有關(guān)詳細(xì)信息,請參閱 OTP 模式和 I2C 模式。
|
| OTP_SEL1/SDA | 4 | ||
| VDD | 5、14、16 | P | 1.8V、2.5V 或 3.3V 器件電源。必須在盡可能靠近每個(gè)引腳的位置放置一個(gè) 0.1μF 電容器。對于 LMK3H0102T18,僅向該引腳提供 1.8V 電壓。 |
| VDDO_0 | 10、13 | P |
1.8V、2.5V 或 3.3V OUT0 和 OUT1 電源。如果 VDD 為 1.8V 或 2.5V,則 VDDO 引腳的電壓必須與 VDD 相同。必須在盡可能靠近每個(gè)引腳的位置放置一個(gè) 0.1μF 電容器。使用雙電源時(shí),請參閱上電時(shí)序 了解正確的實(shí)現(xiàn)。 |
| VDDO_1 | 13 | ||
| GND | 6、9 | G | 電氣 GND。這些引腳必須連接至 GND 以便器件正常運(yùn)行。 |
| DAP | 17 | G | 熱 GND。DAP 未連接到器件內(nèi)部的電氣 GND,僅可用于熱 GND。通過多個(gè)過孔連接到內(nèi)部 GND 層。 |