ZHCSK34C July 2020 – July 2025 CDCE6214-Q1
PRODUCTION DATA
請(qǐng)參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
| 參數(shù) | 測(cè)試條件 | 最小值 | 典型值 | 最大值 | 單位 | |
|---|---|---|---|---|---|---|
| tPW_G | 所抑制干擾的脈沖寬度 | 50 | ns | |||
| fSCL | SCL 時(shí)鐘頻率 | 標(biāo)準(zhǔn) | 100 | kHz | ||
| fSCL | SCL 時(shí)鐘頻率 | 快速模式 | 400 | kHz | ||
| tSU_STA | 建立時(shí)間啟動(dòng)條件 | 在 SDA=VIL 之前 SCL=VIH | 0.6 | μs | ||
| tH_STA | 保持時(shí)間啟動(dòng)條件 | 在 SCL=VIL 之后 SCL=VIL,在此之后,生成第一個(gè)時(shí)鐘邊沿。 | 0.6 | μs | ||
| tSU_SDA | 建立時(shí)間數(shù)據(jù) | SDA 在 SCL=VIL、fSCL=100kHz 之后有效 | 250 | ns | ||
| tSU_SDA | 建立時(shí)間數(shù)據(jù) | SDA 在 SCL=VIL、fSCL=400kHz 之后有效 | 100 | ns | ||
| tH_SDA | 保持時(shí)間數(shù)據(jù)(1) | SDA 在 SCL=VIH 之前有效 | 0(2) | (3) | μs | |
| tVD_SDA | 有效數(shù)據(jù)或確認(rèn)時(shí)間 | fSCL=100kHz(3) | 3.45 | μs | ||
| tVD_SDA | 有效數(shù)據(jù)或確認(rèn)時(shí)間 | fSCL=400kHz(2) | 0.9 | μs | ||
| tPWH_SCL | 脈沖寬度高電平,SCL | fSCL=100kHz | 4.0 | μs | ||
| tPWH_SCL | 脈沖寬度高電平,SCL | fSCL=400kHz | 0.6 | μs | ||
| tPWL_SCL | 脈沖寬度低電平,SCL | fSCL=100kHz | 4.7 | μs | ||
| tPWL_SCL | 脈沖寬度低電平,SCL | fSCL=400kHz | 1.3 | μs | ||
| tIR | 輸入上升時(shí)間 | 300 | ns | |||
| tIF | 輸入下降時(shí)間 | 300 | ns | |||
| tOF | 輸出下降時(shí)間 | 10pF ≤ COUT ≤ 400pF | 250 | ns | ||
| tSU_STOP | 建立時(shí)間停止條件 | 0.6 | μs | |||
| tBUS | 總線空閑時(shí)間 | 停止條件和啟動(dòng)條件之間的時(shí)間 | 1.3 | μs | ||