TLK10022
- 4,3 或 2 條獨立低速千兆串行線路自動數(shù)字復(fù)用/去復(fù)用為一個單條較高速千兆串行線路
- 4 x(0.25 至 2.5 Gbps)至 1 x(1 至 10Gbps)復(fù)用
- 3 x(0.5 至 3.33 Gbps)至 1 x(1.5 至 10Gbps)
- 2 x(0.5 至 5 Gbps)至 1 x(1 至 10Gbps)
- 1 x(0.5 至 2.5 Gbps)至 1 x(0.5 至 2.5Gbps)
- 可編程每通道信道開關(guān)
- 針對多應(yīng)用支持的寬數(shù)據(jù)速率范圍
- 在低速和高速側(cè)上發(fā)送去加重和自適應(yīng)接收器均衡
- 8B/10B 編解碼 (ENDEC) 編碼支持
- 原始(未經(jīng)編碼)數(shù)據(jù)支持
- 內(nèi)核電源 1V;I/O;1.5V/1.8V
- 可編程高速加解擾功能改進(jìn)串行鏈路轉(zhuǎn)換密度并且減少譜峰
- 出色的信號完整性性能
- 低功耗運行:每通道 < 800mW(典型值)
- 靈活計時
- 多驅(qū)動能力(SFP+,背板,線纜)
- 支持可編程信道標(biāo)記字符
- 支持可編程高速/低速 (HS/LS) 10 位對齊字符
- 寬范圍內(nèi)置測試樣式
- 144 引腳,13mm x 13mm 倒裝芯片球狀引腳柵格陣列 (FCBGA) 封裝
應(yīng)用范圍
- 千兆串行鏈路聚合
- 通信系統(tǒng)背板
- 機器視覺
- 視頻/圖像數(shù)據(jù)處理
TLK10022 是一款雙通道多速率鏈路聚合器,此聚合器用于高速雙向點到點數(shù)據(jù)傳輸系統(tǒng)。 此器件通過將多條較低速率串行鏈路復(fù)用為較高速率的串行鏈路來減少特定數(shù)據(jù)吞吐量所需的物理鏈路的數(shù)量。
TLK10022 的每條通道具有一個低速接口,此接口可適應(yīng)速率范圍介于 250Mbps 至 5Gbps(最大總吞吐量 10Gbps)之間的 1 條,2 條,3 條和 4 條雙向串行鏈路的需要。 此器件的高速接口(每通道一個,雙向)可運行在 1Gbps 至 10Gbps 之間的速率上。 當(dāng)一個通道被配置為一個特定的復(fù)用比例時(1 對 1,2 對 1,3 對 1,或 4 對 1),高速側(cè)將以多個固定的低速率運行(例如,對于 4 對 1 模式,快四倍),而這與連接的信道數(shù)量無關(guān)。 為了保持交叉信道排序常量,填補數(shù)據(jù)將被放置在任何未使用的信道內(nèi)。 這可實現(xiàn)正常運行期間的低速信道熱插拔,而無需更改配置。
此器件具有多個交錯/去交錯系統(tǒng)配置,可根據(jù)數(shù)據(jù)類型進(jìn)行使用。 這些系統(tǒng)配置可在信道在單條高速鏈路上發(fā)送后,恢復(fù)低速信道排序。 還提供一個可編程加解擾功能,這有助于確保高速數(shù)據(jù)具有適合于傳送的屬性(也就是說,在運行時間內(nèi)有足夠轉(zhuǎn)換密度用于時鐘恢復(fù)和直流平衡),即使對于非理想值輸入數(shù)據(jù)也是如此。
一個 1:1 模式也支持 0.5Gbps 至 2.5Gbps 范圍內(nèi)的數(shù)據(jù)速率,從而實現(xiàn)低速和高速速率匹配。 TX 和 RX 數(shù)據(jù)路徑也是獨立的,所以 TX 和 RX 可運行在不同的模式下(這包括 3:1 模式,此模式要求 TX 和 RX 路徑以同樣的模式運行)。 這個獨立性被限制為使用同一低速線路速率。 例如,TX 可運行在 4 x 2.5Gbps 速率下,而 RX 可運行在 1 x 2.5Gbps 速率下。
如果以整數(shù)倍運行的話,這些單獨的低速信道也可在字節(jié)交叉模式中以獨立的速率運行。 必須根據(jù)最快低速線路速率來配置高速線路速率。
TLK10022 可在具有高達(dá)四字節(jié)信道去斜移的 2 條,3 條 或 4 條信道上執(zhí)行信道對齊。
低速和高速側(cè)接口(發(fā)送器和接收器)使用具有集成端接電阻器的電流模式邏輯 (CML) 信令,并且特有可編程發(fā)送器去加重電平,以及自適應(yīng)接收均衡,以幫助較高頻率時媒介損壞的補償。 此器件使用的串行收發(fā)器能夠與光模塊以及諸如 PCB 背板和阻抗受控銅質(zhì)線纜連接的對接。
為了輔助系統(tǒng)同步,TLK10022 能夠從串行輸入數(shù)據(jù)流中提取計時信息,并且輸出一個經(jīng)恢復(fù)的時鐘信號。 為了提供一個已同步系統(tǒng)時鐘,這個已恢復(fù)時鐘可被輸入到一個抖動清除器。 此器件還具有兩個基準(zhǔn)時鐘輸入端口和一個靈活內(nèi)部鎖相環(huán) (PLL),從而實現(xiàn)由一個單個基準(zhǔn)時鐘輸入頻率所支持的多種不同的串行速率。
此器件具有多種內(nèi)置自測特性,以輔助系統(tǒng)確認(rèn)和調(diào)試。 這些特性包括全部串行信道以及內(nèi)部數(shù)據(jù)回環(huán)路徑上的模式生成和驗證。
您可能感興趣的相似產(chǎn)品
功能與比較器件相同,且具有相同引腳
功能與比較器件相同,但引腳排列有所不同
技術(shù)文檔
| 類型 | 標(biāo)題 | 下載最新的英語版本 | 日期 | |||
|---|---|---|---|---|---|---|
| * | 數(shù)據(jù)表 | 10Gbps 雙通道多速率串行鏈路聚合器 數(shù)據(jù)表 | 英語版 | PDF | HTML | 2013年 11月 19日 | |
| 應(yīng)用手冊 | Video Aggregation HD-SDI Interface Application Sheet | 2014年 10月 1日 | ||||
| 應(yīng)用手冊 | Video Aggregation – Display Port Interface Application Sheet | 2013年 12月 16日 | ||||
| EVM 用戶指南 | TLK10022 and TLK10081 EVM User's Guide | 2013年 11月 8日 | ||||
| 用戶指南 | TLK10022 and TLK10081 Multi-Rate Lane Aggregator EVM GUI User's Guide | 2013年 11月 8日 |
設(shè)計和開發(fā)
如需其他信息或資源,請點擊以下任一標(biāo)題進(jìn)入詳情頁面查看(如有)。
PSPICE-FOR-TI — PSpice? for TI 設(shè)計和仿真工具
借助?PSpice for TI 的設(shè)計和仿真環(huán)境及其內(nèi)置的模型庫,您可對復(fù)雜的混合信號設(shè)計進(jìn)行仿真。創(chuàng)建完整的終端設(shè)備設(shè)計和原型解決方案,然后再進(jìn)行布局和制造,可縮短產(chǎn)品上市時間并降低開發(fā)成本。?
在?PSpice for TI 設(shè)計和仿真工具中,您可以搜索 TI (...)
TINA-TI — 基于 SPICE 的模擬仿真程序
TINA-TI 安裝需要大約 500MB。直接安裝,如果想卸載也很容易。我們相信您肯定會愛不釋手。
TINA 是德州儀器 (TI) 專有的 DesignSoft 產(chǎn)品。該免費版本具有完整的功能,但不支持完整版 TINA 所提供的某些其他功能。
如需獲取可用 TINA-TI 模型的完整列表,請參閱:SpiceRack - 完整列表
需要 HSpice (...)
TIDA-00352 — SDI 視頻聚合參考設(shè)計
TIDA-00309 — DisplayPort 視頻 4:1 聚合參考設(shè)計
| 封裝 | 引腳 | CAD 符號、封裝和 3D 模型 |
|---|---|---|
| FCBGA (CTR) | 144 | Ultra Librarian |
訂購和質(zhì)量
- RoHS
- REACH
- 器件標(biāo)識
- 引腳鍍層/焊球材料
- MSL 等級/回流焊峰值溫度
- MTBF/時基故障估算
- 材料成分
- 鑒定摘要
- 持續(xù)可靠性監(jiān)測
- 制造廠地點
- 封裝廠地點
推薦產(chǎn)品可能包含與 TI 此產(chǎn)品相關(guān)的參數(shù)、評估模塊或參考設(shè)計。