ZHCUCI5 December 2023 LMK5C33414A
LMK5C33414A 有四個(gè) DPLL 基準(zhǔn)時(shí)鐘輸入對(IN0_P/N、IN1_P/N、IN2_P/N 和 IN3_P/N),它們具有可配置的輸入優(yōu)先級和輸入選擇模式。輸入具有可編程輸入類型,端接和偏置選項(xiàng),可支持任何時(shí)鐘接口類型。
外部 LVCMOS 或差分基準(zhǔn)時(shí)鐘輸入可應(yīng)用于標(biāo)記為 IN0_P/N、IN1_P/N、IN2_P/N 和 IN3_P/N 的 SMA 端口。所有 SMA 輸入全部通過 50Ω 單端走線進(jìn)行傳導(dǎo)。為了適應(yīng)不同輸入類型的評估,EVM 默認(rèn)封裝支持兩個(gè)交流耦合差分輸入(IN2_P/N 和 IN3_P/N)、一個(gè)直流耦合差分輸入 (IN1_P/N) 和一個(gè)直流耦合單端輸入 (IN0_P)。當(dāng)施加一個(gè)單端信號時(shí),連接到同相輸入(IN0_P、IN1_P、IN2_P 或 IN3_P)。