ZHCUCI5 December 2023 LMK5C33414A
“Input”頁(yè)面提供器件所有輸入、APLL 頻率和 DPLL 頻率的概覽視圖。
當(dāng)運(yùn)行“Start”頁(yè)面第 7 步中的腳本來計(jì)算 DPLL 分頻器和環(huán)路濾波器時(shí),此頁(yè)面會(huì)顯示用于設(shè)置 DPLL 頻率的 DPLL 分頻器值。此示例顯示 DPLL 頻率正是所需的確切頻率。
每個(gè) DPLL 支持兩組 DPLL 分頻器,可供選擇。此時(shí),該工具僅計(jì)算“FB Config 1”的分頻器。要使用兩個(gè)不同的反饋分頻器,需要完成以下程序。
使用兩個(gè)反饋分頻器時(shí),TDC 速率不必完全相同,只要兩個(gè) DPLL 反饋配置的 TDC 速率差在 ±5% 以內(nèi)即可。
圖 6-9 APLL 或 DPLL 頻率選擇
圖 6-10 PLL3 輸入