ZHCUCI3A November 2024 – May 2025
要啟用 SYSREF 功能,請(qǐng)?jiān)O(shè)置 SYSREF_EN = 1。SYSREF 運(yùn)行需要一些相位同步構(gòu)建塊,因此也必須將 VCO_PHASE_SYNC 設(shè)置為 1。設(shè)置該位后,相位檢測(cè)器頻率必須等于或小于 50MHz。將 Output MUX 設(shè)置為 SYSREF,使 RFOUTB 輸出為 SYSREF 時(shí)鐘。要生成連續(xù) SYSREF 時(shí)鐘,請(qǐng)?jiān)O(shè)置 SYSREF_REPEAT = Generation mode;設(shè)置 SYSREF_PULSE = Continuous mode。在 SysRefReq 引腳被拉高后,RFOUTB 將在 20ns 內(nèi)輸出時(shí)鐘。這可以通過選中 SRREQ (pin) 復(fù)選框來實(shí)現(xiàn)。使用 SYSREF divider 來調(diào)整輸出 SYSREF 時(shí)鐘頻率。
圖 4-20 SYSREF 連續(xù)時(shí)鐘生成
圖 4-21 連續(xù) SYSREF 時(shí)鐘生成
圖 4-22 SYSREF 延遲SYSREF 時(shí)鐘 (RFOUTB) 和射頻時(shí)鐘 (RFOUTA) 之間的相位可以使用寄存器 JESD_DACx 進(jìn)行調(diào)整。
圖 4-23 SYSREF 延遲控制如果需要對(duì) SYSREF 時(shí)鐘進(jìn)行直流耦合,則必須注意輸出共模電壓,該電壓不是恒定值,而是隨輸出電壓擺幅設(shè)置而變化。將 Power 設(shè)置為不同的值會(huì)更改 SYSREF 時(shí)鐘輸出電壓擺幅以及共模電壓。
圖 4-24 Power = 2 時(shí)的 SYSREF 輸出
圖 4-25 Power = 7 時(shí)的 SYSREF 輸出