OUT_P 和 OUT_N 引腳對(duì)應(yīng)于 D 類放大器的差分輸出。在 PCB 上對(duì)這些引腳進(jìn)行布線時(shí),需要考慮以下指南:
- 在 Y 橋模式下,這些引腳在 0 和 AVDD 之間切換,當(dāng)超過 Y 橋閾值時(shí),這些引腳在 0 和 PVDD 之間切換。
- 這種切換以快速邊沿速率發(fā)生,從而導(dǎo)致這些節(jié)點(diǎn)上產(chǎn)生高開關(guān)電流。因此,需要使用能夠承載大電流的寬引線將這些引腳連接到揚(yáng)聲器。
- 當(dāng)布線切換到 PCB 的內(nèi)層時(shí),需要使用多個(gè)過孔來提供載流能力并降低寄生電感。
- 這些引腳上的寄生電容需要保持在超低水平,因?yàn)檫@些寄生電容會(huì)導(dǎo)致開關(guān)損耗增加,從而影響效率。如果電容足夠高,則開關(guān)也可能觸發(fā)過流中斷。
- 由于這些節(jié)點(diǎn)是高壓開關(guān)節(jié)點(diǎn),因此應(yīng)避免將任何低壓節(jié)點(diǎn)(例如 BCLK、FSYNC、SDIN、SDOUT 等)路由到該路徑上,以避免發(fā)生耦合。