ZHCAEE8 September 2024 CDCLVC1102 , CDCLVC1103 , CDCLVC1104 , CDCLVC1110 , CDCLVD1204 , LMK00301 , LMK00304 , LMK00306 , LMK00308 , LMK01801 , LMK1C1102 , LMK1C1103 , LMK1C1104 , LMK1C1106 , LMK1C1108 , LMK1D1204 , LMK1D1208
通常,系統(tǒng)中的時(shí)鐘樹包含主基準(zhǔn),主基準(zhǔn)通過時(shí)鐘緩沖器進(jìn)行扇出或通過合成器 (PLL/DPLL) 進(jìn)行倍頻/分頻以生成不同的頻率。圖 1-1 展示了包含 ADC、FPGA 或收發(fā)器的系統(tǒng)的通用時(shí)鐘樹。
醫(yī)療、通信、T&M(測(cè)試與測(cè)量)和 A&D(航天與國(guó)防)系統(tǒng)中都有利用正弦波基準(zhǔn)來滿足低相位噪聲要求的應(yīng)用。例如,雷達(dá)依靠低相位噪聲來準(zhǔn)確檢測(cè)一個(gè)或多個(gè)物體。
加性相位噪聲會(huì)隨著時(shí)鐘樹中的每個(gè)器件而累加。良好的系統(tǒng)設(shè)計(jì)實(shí)踐對(duì)于避免其他性能下降情況至關(guān)重要。其中一個(gè)考慮因素是將正弦波轉(zhuǎn)換為邏輯電平時(shí)不同器件的輸入壓擺率和振幅要求不同。