ZHCSYH5A June 2025 – September 2025 XTR200
PRODUCTION DATA
請(qǐng)參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
向 OD 引腳施加比接地點(diǎn)高 1.65V 的電壓將禁用 XTR200 的輸出。電源電壓低于 7.4V 時(shí)亦會(huì)禁用器件輸出。圖 6-5 展示了輸出禁用狀態(tài)下 XTR200 的內(nèi)部配置。在該模式下,內(nèi)部輸出 PMOS 晶體管柵極 Q2 通過內(nèi)部開關(guān)短接到源極,使 OUT 引腳處于高阻抗?fàn)顟B(tài)。內(nèi)部 NMOS 晶體管柵極 Q1 也短接至接地,因此 SET 引腳為高阻抗。在這種狀態(tài)下,OUT 引腳可承受低于電源電壓的電壓。