ZHCSYC2A May 2025 – September 2025 TXE8116-Q1 , TXE8124-Q1
ADVANCE INFORMATION
TXE81XX-Q1 數(shù)字內(nèi)核由 24 位寄存器組成,允許用戶配置 I/O 端口特性。在上電或復(fù)位后,I/O 被配置為輸入。但是,系統(tǒng)控制器可以通過寫入方向配置寄存器,將 I/O 配置為輸入或輸出。每個(gè)輸入或輸出的數(shù)據(jù)都保存在相應(yīng)的輸入端口或輸出端口寄存器中。輸入端口寄存器的極性可由極性反轉(zhuǎn)寄存器轉(zhuǎn)換。軟件復(fù)位寄存器之外的所有寄存器均可由系統(tǒng)控制器讀取。
TXE81XX-Q1 還具有專門用于增強(qiáng) I/O 端口的可配置 I/O 功能??膳渲?I/O 特性和寄存器包括使能或禁用上拉和下拉電阻器、可鎖存輸入、可屏蔽中斷、中斷狀態(tài)寄存器,以及單個(gè)可編程開漏或推挽輸出。這些配置寄存器通過增加靈活性并允許用戶優(yōu)化功耗和速度的設(shè)計(jì)來改善 I/O。
該器件的其他功能包括每當(dāng)輸入端口改變狀態(tài)時(shí),都會(huì)在 INT 引腳上生成中斷。通過向 RESET 引腳施加低邏輯電平,發(fā)出軟件復(fù)位命令,或通過循環(huán)對(duì)器件供電并導(dǎo)致上電復(fù)位,可以將器件重置為默認(rèn)狀態(tài)。當(dāng)任何輸入狀態(tài)與其對(duì)應(yīng)的輸入端口寄存器狀態(tài)不同時(shí),TXE81XX-Q1 開漏中斷 (INT) 輸出會(huì)被激活,并用于向系統(tǒng)控制器指示輸入狀態(tài)已更改。INT 引腳可以連接到處理器的中斷輸入。通過在這條線路上發(fā)送一個(gè)中斷信號(hào),該器件可通知處理器在遠(yuǎn)程 I/O 端口上是否存在輸入數(shù)據(jù),而無須通過 SPI 總線進(jìn)行通信。該器件仍為簡(jiǎn)單的目標(biāo)器件。
在發(fā)生超時(shí)或其他不正確操作時(shí),系統(tǒng)控制器可以通過在 RESET 輸入引腳上置為低電平,或通過將電源循環(huán)至 VCC 引腳并導(dǎo)致通電復(fù)位 (POR) 來重置器件。復(fù)位會(huì)將寄存器置于其默認(rèn)狀態(tài),并初始化 SPI 狀態(tài)機(jī)。RESET 功能和 POR 會(huì)導(dǎo)致發(fā)生相同的重置/初始化,但 RESET 功能無需關(guān)閉器件電源即可實(shí)現(xiàn)此操作。