ZHCSUF1D January 2024 – July 2025 TPS7H3014-SEP , TPS7H3014-SP
PRODUCTION DATA
當(dāng) VIN 上的電壓低于 UVLO(2.79V 典型值)電壓但高于上電復(fù)位電壓(VPOR_IN,1.41V 典型值)時,無論器件輸入端的電壓如何,輸出引腳(ENx、SEQ_DONE 和 PWRGD)都將處于邏輯低電平狀態(tài),命名為: