ZHCSZ32 October 2025 TPS7E66-Q1
ADVANCE INFORMATION
電源正常狀態(tài) (PG) 引腳為開(kāi)漏輸出,可通過(guò)外部上拉電阻器連接到穩(wěn)壓電源。在 節(jié) 5.3 表中,最大上拉電壓作為 VPG 列出。要使 PG 引腳具有有效輸出,IN 引腳上的電壓必須大于 VUVLO(+),如節(jié) 5.5表格中所列。當(dāng) VOUT 超過(guò) VIT+(PG) 時(shí),PG 輸出為高阻抗,PG 引腳電壓上拉至連接的穩(wěn)壓電源。當(dāng)穩(wěn)壓輸出降至 VIT-(PG) 以下時(shí),開(kāi)漏輸出開(kāi)啟并將 PG 輸出拉至低電平。如果不需要輸出電壓監(jiān)控,則可將 PG 引腳保持懸空或者接地。通過(guò)將上拉電阻器連接到外部電源,任何下游設(shè)備都可以接收電源正常 (PG) 作為可用于時(shí)序控制的邏輯信號(hào)。確保外部上拉電源電壓使接收器件獲得有效的邏輯信號(hào)。
當(dāng)對(duì)可調(diào)器件使用前饋電容器 (CFF) 時(shí),LDO 啟動(dòng)的時(shí)間常數(shù)會(huì)增加,而電源正常輸出時(shí)間常數(shù)保持不變,可能導(dǎo)致電源正常輸出的狀態(tài)無(wú)效。為避免此問(wèn)題并接收有效的 PG 輸出,請(qǐng)確保 LDO 啟動(dòng)和電源正常輸出的時(shí)間常數(shù)相匹配,這可以通過(guò)添加一個(gè)與電源正常上拉電阻器并聯(lián)的電容器來(lái)完成。有關(guān)更多信息,請(qǐng)參閱使用前饋電容器和低壓降穩(wěn)壓器的優(yōu)缺點(diǎn) 應(yīng)用手冊(cè)。