ZHCSQO4B December 2022 – June 2024 TPS65220
PRODUCTION DATA
在此示例中,使用單個(gè) TPS65220 PMIC 為通用處理器供電。此配電網(wǎng)絡(luò) (PDN) 顯示 3.3V 輸入電源,但也可以使用 5V 電源為降壓轉(zhuǎn)換器和 LDO 供電(如果未配置為旁路)。為了降低功率損耗,如果其中一個(gè) PMIC 降壓穩(wěn)壓器的輸出滿足所需余量和序列需求,則可以使用該輸出為 LDO 供電。例如,使用 Buck2 (1.8V) 為 LDO2 (0.85V) 供電。LDO1 配置為旁路模式,并指派去為 SD 卡接口供電。旁路模式讓電壓可在 VSET_LDO1 和 1.8V 之間變化,從而滿足 UHS 速度的 SD 規(guī)范,該規(guī)范需要 3.3V 的電壓來(lái)初始化 SD 卡,然后才能將電壓降至 1.8V,從而實(shí)現(xiàn)更短的上升/下降時(shí)間和更低的電磁干擾??梢詫?VSEL_SD 多功能引腳配置為在運(yùn)行期間觸發(fā)電壓變化。由于 Buck1 是具有最高電流能力的穩(wěn)壓器,因此將它分配去為處理器的 CORE 電源軌供電。每個(gè)降壓穩(wěn)壓器都可以選擇配置為高帶寬,從而支持更高的負(fù)載瞬態(tài)和更高的總電容(本地 + 負(fù)載點(diǎn))。由于 PMIC 由 3.3V 電源軌供電,因此使用外部負(fù)載開(kāi)關(guān)為處理器上的 3.3V IO 域供電。其中一個(gè) PMIC GPO (GPO2) 配置為上電/斷電序列的一部分,并啟用外部電源開(kāi)關(guān)。