ZHCSP64 January 2024 TMUX7208M
PRODUCTION DATA
圖 5-1 TMUX7208M:PW 封裝,16 引腳 TSSOP(頂視圖)| 引腳 | 類型(1) | 說明(2) | ||
|---|---|---|---|---|
| 名稱 | PW | RUM | ||
| A0 | 1 | 15 | I | 邏輯控制輸入,具有 4MΩ 內部下拉電阻??刂崎_關配置,如節(jié) 8.5 所示。 |
| A1 | 16 | 14 | I | 邏輯控制輸入,具有 4MΩ 內部下拉電阻??刂崎_關配置,如節(jié) 8.5 所示。 |
| A2 | 15 | 13 | I | 邏輯控制輸入,具有 4MΩ 內部下拉電阻??刂崎_關配置,如節(jié) 8.5 所示。 |
| D | 8 | 6 | I/O | 漏極引腳??梢允禽斎牖蜉敵?。 |
| EN | 2 | 16 | I | 高電平有效邏輯使能,具有 4MΩ 內部下拉電阻。當該引腳為低電平時,所有開關都關閉。當該引腳為高電平時,Ax 邏輯輸入決定打開哪個開關。 |
| GND | 14 | 12 | P | 接地 (0V) 基準。 |
| S1 | 4 | 2 | I/O | 源極引腳 1。可以是輸入或輸出。 |
| S2 | 5 | 3 | I/O | 源極引腳 2??梢允禽斎牖蜉敵?。 |
| S3 | 6 | 4 | I/O | 源極引腳 3??梢允禽斎牖蜉敵觥?/td> |
| S4 | 7 | 5 | I/O | 源極引腳 4。可以是輸入或輸出。 |
| S5 | 12 | 10 | I/O | 源極引腳 5??梢允禽斎牖蜉敵?。 |
| S6 | 11 | 9 | I/O | 源極引腳 6??梢允禽斎牖蜉敵?。 |
| S7 | 10 | 8 | I/O | 源極引腳 7??梢允禽斎牖蜉敵觥?/td> |
| S8 | 9 | 7 | I/O | 源極引腳 8??梢允禽斎牖蜉敵?。 |
| VDD | 13 | 11 | P | 正電源。該引腳是正電源電勢最高的引腳。為了可靠運行,在 VDD 和 GND 之間連接一個 0.1μF 至 10μF 的去耦電容器。 |
| VSS | 3 | 1 | P | 負電源。該引腳是負電源電勢最高的引腳。在單電源應用中,該引腳可以接地。為了可靠運行,在 VSS 和 GND 之間連接一個 0.1μF 至 10μF 的去耦電容器。 |
| 散熱焊盤 | — | 內部未連接散熱焊盤。無需焊接此焊盤,如果已連接,建議將焊盤保持懸空或連接到 GND。 | ||