ZHCSWM8A June 2024 – December 2024 TCAN1472-Q1
PRODUCTION DATA
TCAN1472-Q1 的數(shù)字邏輯輸入和輸出電平是相對(duì)于 VCC 的 CMOS 電平。對(duì)于 TCAN1472V-Q1,為了與具有 1.8V、2.5V、3.3V 或 5V 電源的 MCU 兼容,這些電平相對(duì)于 VIO。
| 器件模式 | TXD 輸入(1) | 總線輸出 | 驅(qū)動(dòng)的總線狀態(tài)(2) | |
|---|---|---|---|---|
| CANH | CANL | |||
| 正常 | 低電平 | 高電平 | 低電平 | 顯性 |
| 高電平或開路 | 高阻抗 | 高阻抗 | 偏置隱性 | |
| 待機(jī) | X | 高阻抗 | 高阻抗 | 偏置到地 |
| 器件模式 | CAN 差分輸入 VID = VCANH – VCANL | 總線狀態(tài) | RXD 引腳 |
|---|---|---|---|
| 正常 | VID ≥ 0.9V | 顯性 | 低電平 |
| 0.5V < VID < 0.9V | 未定義 | 未定義 | |
| VID ≤ 0.5V | 隱性 | 高電平 | |
| 待機(jī) | VID ≥ 1.15V | 顯性 | 高電平 如果發(fā)生遠(yuǎn)程喚醒事件,則為低電平。請參閱圖 7-7 |
| 0.4V < VID < 1.15V | 未定義 | ||
| VID ≤ 0.4V | 隱性 | ||
| 不限 | 開路 (VID ≈ 0V) | 開路 | 高電平 |