ZHCSR72A november 2022 – august 2023 TCAL9539-Q1
PRODUCTION DATA
請(qǐng)參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
| 引腳 | 類型(1) | 說明 | |
|---|---|---|---|
| 名稱 | 編號(hào) | ||
| A0 | 18 | I | 地址輸入。直接連接至 VCC 或接地 |
| A1 | 23 | I | 地址輸入。直接連接至 VCC 或接地 |
| GND | 9 | G | 接地 |
| INT | 22 | O | 中斷輸出。通過一個(gè)上拉電阻器連接到 VCC |
| RESET | 24 | I | 低電平有效復(fù)位輸入。如果未使用有源連接,則通過上拉電阻器連接到 VCC |
| P00 | 1 | I/O | P 端口輸入/輸出(推挽式設(shè)計(jì)結(jié)構(gòu))。上電時(shí),P00 配置為輸入 |
| P01 | 2 | I/O | P 端口輸入/輸出(推挽式設(shè)計(jì)結(jié)構(gòu))。上電時(shí),P01 配置為輸入 |
| P02 | 3 | I/O | P 端口輸入/輸出(推挽式設(shè)計(jì)結(jié)構(gòu))。上電時(shí),P02 配置為輸入 |
| P03 | 4 | I/O | P 端口輸入/輸出(推挽式設(shè)計(jì)結(jié)構(gòu))。上電時(shí),P03 配置為輸入 |
| P04 | 5 | I/O | P 端口輸入/輸出(推挽式設(shè)計(jì)結(jié)構(gòu))。上電時(shí),P04 配置為輸入 |
| P05 | 6 | I/O | P 端口輸入/輸出(推挽式設(shè)計(jì)結(jié)構(gòu))。上電時(shí),P05 配置為輸入 |
| P06 | 7 | I/O | P 端口輸入/輸出(推挽式設(shè)計(jì)結(jié)構(gòu))。上電時(shí),P06 配置為輸入 |
| P07 | 8 | I/O | P 端口輸入/輸出(推挽式設(shè)計(jì)結(jié)構(gòu))。上電時(shí),P07 配置為輸入 |
| P10 | 10 | I/O | P 端口輸入/輸出(推挽式設(shè)計(jì)結(jié)構(gòu))。上電時(shí),P10 配置為輸入 |
| P11 | 11 | I/O | P 端口輸入/輸出(推挽式設(shè)計(jì)結(jié)構(gòu))。上電時(shí),P11 配置為輸入 |
| P12 | 12 | I/O | P 端口輸入/輸出(推挽式設(shè)計(jì)結(jié)構(gòu))。上電時(shí),P12 配置為輸入 |
| P13 | 13 | I/O | P 端口輸入/輸出(推挽式設(shè)計(jì)結(jié)構(gòu))。上電時(shí),P13 配置為輸入 |
| P14 | 14 | I/O | P 端口輸入/輸出(推挽式設(shè)計(jì)結(jié)構(gòu))。上電時(shí),P14 配置為輸入 |
| P15 | 15 | I/O | P 端口輸入/輸出(推挽式設(shè)計(jì)結(jié)構(gòu))。上電時(shí),P15 配置為輸入 |
| P16 | 16 | I/O | P 端口輸入/輸出(推挽式設(shè)計(jì)結(jié)構(gòu))。上電時(shí),P16 配置為輸入 |
| P17 | 17 | I/O | P 端口輸入/輸出(推挽式設(shè)計(jì)結(jié)構(gòu))。上電時(shí),P17 配置為輸入 |
| SCL | 19 | I | 串行時(shí)鐘總線。通過上拉電阻器連接至 VCC |
| SDA | 20 | I/O | 串行數(shù)據(jù)總線。通過上拉電阻器連接至 VCC |
| VCC | 21 | — | 電源電壓 |