ZHCSN29A July 2021 – December 2021 TCA9536
PRODUCTION DATA
請(qǐng)參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
當(dāng) I/O 配置為輸入時(shí),F(xiàn)ET Q1 和 Q2 處于關(guān)閉狀態(tài),從而創(chuàng)建一個(gè)弱上拉(典型值為 100kΩ,容差約為 20%)至 VCC 的高阻抗輸入。如果需要,可通過(guò)特殊功能寄存器禁用此內(nèi)部弱上拉。輸入電壓可升高到高于 VCC,最大值為 5.5V。
如果 I/O 配置為輸出,則將啟用 Q1 或 Q2,具體取決于輸出端口寄存器的狀態(tài)。在這種情況下,I/O 引腳和 VCC 或 GND 之間存在低阻抗路徑。要確保正常運(yùn)行,施加到此 I/O 引腳的外部電壓不應(yīng)超過(guò)推薦電壓值。