ZHCSSG6 june 2023 SN74LV6T14
PRODUCTION DATA
可以使用 SN74LV6T14 對(duì)信號(hào)進(jìn)行降壓轉(zhuǎn)換。施加在 VCC 上的電壓將決定輸出電壓和輸入閾值,如建議運(yùn)行條件 和電氣特性 表中所述。
當(dāng)連接到高阻抗輸入時(shí),輸出電壓在高電平狀態(tài)下約為 VCC,在低電平狀態(tài)下約為 0V。如圖 8-2 所示,確保處于高電平狀態(tài)的輸入信號(hào)介于 VIH(MIN) 和 5.5V 之間,而處于低電平狀態(tài)的輸入信號(hào)低于 VIL(MAX)。
例如,如圖 8-3 所示,在 5.0V、3.3V 或 2.5V 電壓下運(yùn)行的器件的標(biāo)準(zhǔn) CMOS 輸入可進(jìn)行降壓轉(zhuǎn)換,以匹配器件在 1.8V VCC 電壓下運(yùn)行時(shí)的 1.8V CMOS 信號(hào)。
降壓轉(zhuǎn)換組合 如下: