ZHCSSG6 june 2023 SN74LV6T14
PRODUCTION DATA
可以使用 SN74LV6T14 對輸入信號進(jìn)行升壓轉(zhuǎn)換。施加在 VCC 上的電壓將決定輸出電壓和輸入閾值,如建議運行條件 和電氣特性 表中所述。當(dāng)連接到高阻抗輸入時,輸出電壓在高電平狀態(tài)下約為 VCC,在低電平狀態(tài)下約為 0V。
輸入具有更低的閾值,使得輸入高狀態(tài)電平遠(yuǎn)低于標(biāo)準(zhǔn)值。例如,在 5V 電源電壓下運行的器件的標(biāo)準(zhǔn) CMOS 輸入將具有 3.5V 的 VIH(MIN)。對于 SN74LV6T14,具有 5V 電源的 VIH(MIN) 僅為 2V,這將允許從典型的 2.5V 信號升壓轉(zhuǎn)換到 5V 信號。
如圖 8-3 所示,確保處于高電平狀態(tài)的輸入信號高于 VIH(MIN),而處于低電平狀態(tài)的輸入信號低于 VIL(MAX)。
升壓轉(zhuǎn)換組合 如下:
圖 8-3 LVxT 升壓和降壓轉(zhuǎn)換示例