ZHCSAI4C August 2008 – November 2015 LMV831 , LMV832 , LMV834
PRODUCTION DATA.
可以單獨針對每個運算放大器引腳測試 EMIRR。本節(jié)討論在 IN+ 引腳上進行的測試(考慮到對稱性,這些測試也適用于 IN– 引腳)。在 AN-1698 (SNOA497) 中,還討論了運算放大器的其他引腳。要測試 IN+ 引腳,應以單位增益配置連接運算放大器。施加射頻信號非常簡單,因為可以直接將其連接到 IN+ 引腳。因此,射頻信號路徑具有最少可能影響該引腳上的射頻信號電平的組件。Figure 44 顯示了電路參數。RFIN 至 IN+ 引腳的 PCB 跡線應是 50Ω 帶狀線,以便匹配布線和射頻發(fā)生器的射頻阻抗。在 PCB 使用 50Ω 的終端。該 50Ω 電阻器還用于將 IN+ 引腳的偏置電平設置為接地電平。要確定 EMIRR,需要進行兩次測量:一次是在射頻信號關閉時測量直流輸出電平;另一次是在射頻信號打開時測量直流輸出電平。這兩個直流電平的差值是射頻信號導致的輸出電壓漂移。在運算放大器處于單位增益配置的情況下,輸出參考偏移電壓漂移與測量的輸出電壓漂移一一對應。
Figure 44. 用于將射頻信號耦合到 IN+ 的電路