ZHCSPR2C December 2021 – August 2022 DRV8243-Q1
PRODUCTION DATA
該器件提供可選的內(nèi)部負(fù)載電流調(diào)節(jié)功能,其使用固定 TOFF 時(shí)間法。這是通過(guò)將 IPROPI 引腳上的電壓與由 ITRIP 設(shè)置確定的基準(zhǔn)電壓進(jìn)行比較來(lái)完成的。對(duì)于 HW 型號(hào),TOFF 時(shí)間固定為 30μs,而對(duì)于使用 CONFIG3 寄存器中的 TOFF_SEL 位的 SPI 型號(hào),該時(shí)間配置在 20 到 50μs 之間。
啟用后,ITRIP 調(diào)節(jié)僅在啟用 HS FET 并且可以進(jìn)行電流檢測(cè)時(shí)才起作用。在這種情況下,當(dāng) IPROPI 引腳上的電壓超過(guò) ITRIP 設(shè)置的基準(zhǔn)電壓時(shí),內(nèi)部電流調(diào)節(jié)環(huán)路會(huì)強(qiáng)制執(zhí)行以下操作:
通過(guò)以下公式設(shè)置電流限值:
在獨(dú)立模式下,ITRIP 調(diào)節(jié)基于 IPROPI 引腳上的兩個(gè)半橋電流的總和,因此無(wú)法同時(shí)對(duì)兩個(gè)半橋進(jìn)行完全獨(dú)立的電流調(diào)節(jié)。
在輸出轉(zhuǎn)換期間,ITRIP 比較器輸出 (ITRIP_CMP) 會(huì)被忽略,以避免由于負(fù)載電容的電流尖峰而誤觸發(fā)比較器輸出。此外,在從低側(cè)再循環(huán)轉(zhuǎn)換的情況下,需要額外的消隱時(shí)間 tBLANK,以便使檢測(cè)環(huán)路在 ITRIP 比較器輸出有效之前趨于穩(wěn)定。
ITRIP 是 HW 型號(hào)的 6 級(jí)設(shè)置。SPI 型號(hào)提供了另外兩種設(shè)置。下表對(duì)此進(jìn)行了總結(jié):
| ITRIP 引腳 | S_ITRIP 寄存器位 | VITRIP [V] |
|---|---|---|
| RLVL1OF6 | 3'b000 | 禁用調(diào)節(jié) |
| RLVL2OF6 | 3'b001 | 1.18 |
| 不可用 | 3'b010 | 1.41 |
| 不可用 | 3'b011 | 1.65 |
| RLVL3OF6 | 3'b100 | 1.98 |
| RLVL4OF6 | 3'b101 | 2.31 |
| RLVL5OF6 | 3'b110 | 2.64 |
| RLVL6OF6 | 3'b111 | 2.97 |
在 HW 型號(hào)的器件中,ITRIP 引腳的更改是透明的,并且更改會(huì)立即反映出來(lái)。
在 SPI 型號(hào)的器件中,只要 SPI 通信可用,就可以通過(guò)寫入 S_ITRIP 位隨時(shí)更改 ITRIP 設(shè)置。此更改會(huì)立即反映在器件行為中。
僅限 SPI 型號(hào) - 如果達(dá)到 ITRIP 調(diào)節(jié)電平,則設(shè)置 STATUS1 寄存器中的 ITRIP_CMP 位。沒(méi)有 nFAULT 引腳指示??梢允褂?CLR_FLT 命令清除該位。