ZHCSX43 September 2024 DDS39RF10 , DDS39RFS10
PRODUCTION DATA
該器件使用 JESD204C 高速串行接口將數據從邏輯器件傳輸到接收 DAC。器件串行通道能夠以 8b/10b 編碼和 64b/66b 編碼運行。使用 8b/10b 編碼的 JESD204C 格式向后兼容現(xiàn)有的 JESD204B 接收器。最多可使用 2 個信道來降低與速度受限邏輯器件連接時的信道速率。8b/10b 和 64b/66b 編碼之間存在一些差異,本節(jié)將重點介紹這些差異。圖 7-50 展示了 8b/10b 編碼 JESD204C 接口的簡化方框圖,圖 7-51 展示了 64b/66b 編碼 JESD204C 接口的簡化方框圖。
圖 7-50 具有 8b/10b 編碼的簡化 JESD204C 接口圖該器件并不支持 JESD204C 的所有可選特性。表 7-15 中提供了支持的特性和不支持的特性的列表
| 字母標識符 | 特性 | 器件是否支持? |
|---|---|---|
| a | 8b/10b 鏈路層 | 是 |
| b | 64b/66b 鏈路層 | 是 |
| c | 64b/80b 鏈路層 | 否 |
| d | 使用 64b/66b 或 64b/80b 鏈路層時的命令通道 | 否 |
| e | 使用 64b/66b 或 64b/80b 鏈路層時的正向糾錯 (FEC) | 否 |
| f | 使用 64b/66b 或 64b/80b 鏈路層時的 CRC3 | 否 |
| g | 使用 8b/10b 鏈路層時的物理 SYNC 引腳 | 是 |
| h | 子類 0 | 是 |
| i | 子類 1 | 是 |
| j | 子類 2 | 否 |
| k | 單個鏈路中的通道對齊 | 是 |
| l | 子類 1,通過 MULTIREF 信號支持多點鏈路上的通道對齊 | 否 |
| m | SYNC 接口時序與 JESD204A 兼容 | 是 |
| n | SYNC 接口時序與 JESD204B 兼容 | 是 |
表 7-16 中簡要總結了 JESD204C 接口中使用的各種信號以及相關器件引腳名稱以供參考。
| 信號名稱 | 器件引腳名稱 | 說明 |
|---|---|---|
| 數據 | 6SRX±、14SRX± | 8b/10b 或 64b/66b 編碼后的高速串行化數據,該數據由串行器/解串器接收器接收。 |
| SYNC | SYNC | 鏈路初始化信號(握手),切換為低電平以啟動代碼組同步 (CGS) 過程。不用于 64B/66B 編碼模式。 |
| 器件時鐘 | CLK+、CLK- | DAC 采樣時鐘,也用于為數字邏輯和串行器/解串器接收器計時。 |
| SYSREF | SYSREF+、SYSREF– | 用于確定性復位每個 JESD204C 器件中的內部本地多幀時鐘 (LMFC) 或本地擴展多塊時鐘 (LEMC) 計數器的系統(tǒng)計時參考 |